期刊文献+

基于单片机的八位奇偶校验器设计与仿真

Design and Simulation of Eight-bit Parity Checker Based on Single-chip Microcomputer
下载PDF
导出
摘要 阐述了基于单片机的八位奇偶校验器优势和功能要求,根据其功能要求设计奇偶校验电路、单片机控制电路和结果显示电路模块,并结合Keil软件进行单片机程序代码的设计与编写,最后利用Proteus软件进行仿真验证了设计的可行性和结果的正确性。 This paper describes the advantages and functional requirements of the eight-bit parity checker based on single-chip microcomputer,designing the parity check circuit,the single-chip microcomputer control circuit and the result display circuit modules according to the functional requirements,and combines with the Keil software for single-chip program design and writing,finally using Proteus software simulates and verifies the feasibility of the design and the correctness of the result.
作者 李云朋 李志博 Li Yunpeng;Li Zhibo(Guangdong Technology College,Zhaoqing,China)
机构地区 广东理工学院
出处 《科学技术创新》 2024年第13期13-16,共4页 Scientific and Technological Innovation
关键词 八位 奇偶校验器 单片机 eight-bit parity checker single-chip microcomputer

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部