期刊文献+

CMOS VLSI电路无时延平均功耗和有时延平均功耗之间的单调递增关系及其应用

原文传递
导出
摘要 从理论上阐述了无时延平均功耗和有时延平均功耗之间的单调递增关系,用计算速度快的无时延理想电路功耗作为计算速度慢的有时延实际电路功耗的评估标准,并给出了它在电路平均功耗快速估计、最大功耗快速估计和电路测试功耗快速优化三个领域中的应用.提出了一种先用无时延功耗对较长的输入向量对序列进行快速压缩、再用压缩序列快速模拟出平均功耗(或最大功耗)的新方法.与直接用未压缩序列进行模拟的传统方法相比,实验结果表明:对于平均功耗快速估计,在保证估计精度(误差小于3.5%)的前提下,将模拟速度提高了6~10倍;对于最大功耗快速估计,在保证估计精度(误差小于5%)的前提下,将模拟速度提高了6-8倍.在测试功耗快速优化领域,与测试功耗直接优化法和现有的Hamming距离优化法相比,无时延功耗优化法的优化效率最高,它可以用较少的时间(缩短为16.84%),取得较好的优化效果(测试功耗降低35.11%).
出处 《中国科学(E辑)》 CSCD 北大核心 2003年第2期174-185,共12页 Science in China(Series E)
基金 国家自然科学基金重点资助项目(批准号:69733010)
  • 相关文献

参考文献6

  • 1Burch B,Najm F N,Yang P,et al.A Monte Carlo approach for power estimation[].IEEE Transactions on Very Large Scale Integration Systems.1993
  • 2Wang S,Gupta S K.ATPG for heat dissipation minimization during test application[].IEEE Transactions on Communications.1998
  • 3Hsiao M S,Rudnik E M,Patel J H.Peak power estimation of VLSI circuits: New peak power measures[].IEEE Transactions on Very Large Scale Integration Systems.2000
  • 4Wang C Y,Roy K.Maximum power estimation for CMOS circuits using deterministic and statistical approaches[].IEEE Transactions on Very Large Scale Integration Systems.1998
  • 5Najm F N.A survey of power estimation techniques in VLSI circuits[].IEEE Transactions on Very Large Scale Integration Systems.1994
  • 6Manich S.Maximizing the weighted switching activity in combinational CMOS circuits under the variable delay model[]..1997

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部