期刊文献+

6bit Flash ADC电路的设计

下载PDF
导出
摘要 模数转换器(ADC)是模拟信号和数字信号之间重要的接口电路。随着科学技术的快速发展,对ADC的性能要求越来越高,ADC的性能甚至成为衡量器件设备好坏的关键因素。本文的目标是设计一个6bit高速Flash ADC,同时利用底极板采样技术、D触发器和与门构成的毛刺消除电路改善了ADC的失真和毛刺现象。在100MHz的采样频率下进行电路仿真,得到信号噪声失真比(SNDR)达36.7904dB。
出处 《科技风》 2019年第23期217-217,共1页
  • 相关文献

参考文献1

二级参考文献6

  • 1WATANABE T, MIZUNO T, MAKINO Y. An all-digital analogto digital converter with 12/V/LSB using moving-average filtering EJ2- IEEE Journal of Solid-State Circuits, 2003,38(1) .. 120-125.
  • 2FARKHANI H, MEYMANDI-NEJAD M, Sachdev M. A fully digital ADC using a new delay element with enhanced linearity[C]//IEEE International Symposium on Circuits and Systems. Washington, USA.. IEEE Press, 2008: 2406-2409.
  • 3WEAVERr S, HERSHBERG B, MOON U K. Digitally synthesized stochastic flash AX2 using only standard digital cells [C] /// IEEE Symposium on VLSI Circuits. Kyoto, Japan: IEEE Press, 2011: 266-267.
  • 4WEAVER S, KNIERIM D, WAZENRIED R, et al. Design Considerations for Stochastic Analog-to- Digital Conversion[C]//IEEE International Conference on Electronics, Circuits and Systems. Marrakech, Morocco: IEEE Press, 2007: 234-237.
  • 5GINSBURG B P, CHANDRAKASAN A P. Highly interleaved 5-bit, 250-MSample/s, 1. 2-mW AIX2 with redundant channels in 65-nrn CMOS[J]. IEEEJournal of SolMState Circuits, 2008,43(12) .. 1264-2650.
  • 6. LIN Y Z, CHANG S J, LIU Y T, et al. A 5 b 800 MS/s 2 mW asynchronous binary-search ADC in 65 nm CMOS[C]//IEEE International Solid-State Circuits Conference Digest of Technical Papers. San Francisco, USA: IEEE Press, 2009.- 80-81.

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部