期刊文献+

基于C程序的硬件面积评估

下载PDF
导出
摘要 基于FPGA的软硬件混合系统中,对设计度量进行快速准确的评估是软硬件协同设计时最关键的部分。但是,使用传统的逻辑综合工具获得设计度量值需要耗费大量的时间,阻碍了设计空间的快速探索。本文介绍了一种对硬件面积进行快速评估的技术,对于一个给定的将在FPGA上实现的C程序,可以在较短的时间内获得所有函数的硬件面积设计度量值;所提评估技术依赖于一款开源的高级综合工具LegUp。对于给定的Chstone基准测试程序,在评估过程中考虑了硬件功能单元共享以及信号位宽优化所带来的影响,实验结果表明,在Altera Cyclone II和Stratix IV FPGA上,其评估误差都低于10%,精确度提高了大约2倍。
作者 朱国辉
出处 《科技信息》 2014年第4期155-155,共1页 Science & Technology Information
  • 相关文献

参考文献4

  • 1Mahlke, S.,Ravindran, R.,Schlansker, M.,Schreiber, R.,Sherwood, T.Bitwidth cognizant architecture synthesis of custom hardware accelerators[].Computer-Aided Design of Integrated Circuits and Systems IEEE Transactions on.2001
  • 2Yuko Hara,Hiroyuki Tomiyama,Shinya Honda,Hiroaki Takada.Proposal and Quantitative Analysis of the CHStone Benchmark Program Suite for Pratical C-based High-Level Synthesis[].Journal of Information Processing.2009
  • 3Andrew Canis,Jongsok Choi,Mark Aldham,Victor Zhang,Ahmed Kammoona,Jason H Anderson,Stephen Brown,Tomasz Czajkowski."LegUp:High-Level Synthesis for FPGA-Based Processor/Accelerator Systems,"[].Proceedings of the th ACM/SIGDA international symposium on Field programmable gate arrays.2011
  • 4Chris Lattner,Vikram Adve.LLVM.a compilati-on framework for lifelong program analysis and transformation[].Proceedings of the International Symposi-um on Code Generation and Optimization.2004

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部