期刊文献+

浮点乘法器中IEEE舍入的实现 被引量:1

Implementation of IEEE Rounding in Floating Point Multiplier
下载PDF
导出
摘要 描述了浮点乘法器中舍入的基本方法,介绍了一种实现舍入的系统的设计方法和硬件模型,并对它进行了分析,在这种系统设计方法的基础上,提出了一种直接预测和选择的舍入方案。 IEEE rounding is described in this article and a systematic IEEE rounding design method and hardware model are introduced and analyzed.A rounding scheme with straightforward prediction and selection is presented based on the systematic design method.
作者 何晶 韩月秋
出处 《计算机工程与应用》 CSCD 北大核心 2003年第9期119-121,共3页 Computer Engineering and Applications
基金 部委预研项目基金资助
关键词 浮点乘法器 舍入 舍入表 Floating Point Multiplier,IEEE Rounding,Rounding Table
  • 相关文献

参考文献3

  • 1[1]N Quach,N Takagi,M J Flynn. On Fast IEEE Rounding[R].Technical Report CSL-TR-91-459,Stanford Univ,1991
  • 2[2]Woo-Chan park,Tack-Don Han,Shin-Dug Kim et al.A Floating Point Multiplier Performing IEEE Rounding and Addition in Parallel[J].Journal of System Architecture,1999;45(14)
  • 3[3]Guy Even,Peter-Michael Seidel. A Comparison of Three Rounding Algorithms for IEEE Floating-Point Rounding[J].IEEE Transactions on Computer, 2000 ;49 (7)

同被引文献9

  • 1应丽娅,张珣.基础浮点运算单元VHDL实现的新方法[J].杭州电子科技大学学报(自然科学版),2007,27(6):25-28. 被引量:3
  • 2Prof. W. Kahan. IEEE Standard 754 for Binary Floating--Point Arithmetic Lecture Notes on the Status of IEEE 754 [S]. 1997.
  • 3夏宇闻.Verilog数字系统没计教程[M].北京:北京航空航天大学出版社.2008.
  • 4李笑盈.浮点加法运算器的电路没计及流水线性能分析.计算机应用技术,2002,1.
  • 5Hesham Abdulaziz AL - TWaijry, Area and Performance Optimized CMOS P (hDthesis) [D]. Stanford University, 1997.
  • 6John L. Hennessy, David A. Patterson,计算机体系结构:一种定量的方法(第二版)[M].郑纬民,等泽.北京:清华大学出版社,2002.
  • 7阎江毓.浮点除法/开方算法研究与电路设计[D].北京:华北电力大学,2004.
  • 8夏宏.MISC体系结构的高性能浮点运算单元的设计与研究[D].北京:北京科技大学,2002.
  • 9孙炼,赵伟,刘建业.浮点协处理器在嵌入式组合导航计算机中的应用研究[J].计算机测量与控制,2008,16(4):555-557. 被引量:2

引证文献1

二级引证文献7

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部