期刊文献+

基于SHARC的32通道高速实时数据采集板的设计

Design of 32 Channels High Speed Real Time Data Acquisition Board
下载PDF
导出
摘要 该文针对高频雷达信号处理机中多通道模拟信号的数据采集要求,基于SHARC处理器设计了一块32通道的实时数据采集板。给出了系统框图、FPGA设计功能框图以及相关的抗干扰措施等。
机构地区 哈尔滨工业大学
出处 《无线电工程》 2003年第8期36-37,55,共3页 Radio Engineering
  • 相关文献

参考文献5

  • 1黄正瑾 徐坚 章小丽 等.CPLD系统设计技术入门与应用[M].北京:电子工业出版社,2002..
  • 2ADSP2106X User's Guide, USA: Analog Devices Inc., 1995.
  • 3AD7723 Data Sheet, USA: Analog Devices Inc., 2002.
  • 4Howard W. Johnson, Martin Graham, High- Speed Digital Design a Handbook of Black Magic. , New York: Prentice Hall, 1995.
  • 5ICS- 130 Operating Manual, Canada: Interactive Circuits And System Ltd., 1998.

共引文献17

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部