集成了FIFO和温度传感器的l0位ADC
出处
《国外电子元器件》
2003年第9期80-80,共1页
International Electronic Elements
-
1张新泉.高性能MCU的DSP功能设计与实现[J].微计算机信息,2007(01Z):235-237. 被引量:1
-
2龚鑫.基于FPGA的GPS时统设计[J].科技致富向导,2013(35):152-153. 被引量:2
-
3雷海卫,刘俊.FPGA中软FIFO设计和实现[J].微计算机信息,2008,24(2):207-208. 被引量:10
-
4陈军,张远见,杨俊.一种节能型可升级异步FIFO的FPGA实现[J].电子技术应用,2009,35(4):66-69. 被引量:1
-
5卜宪宪.异步FIFO的Verilog设计[J].计算机与数字工程,2007,35(6):191-194. 被引量:5
-
6曾为民,陈泳恩.位相关器原理及其应用[J].微电子学,2002,32(2):154-156.
-
7王靖,纪元法,孙希延,伍建辉.高动态GPS信号模拟器中串口通信的实现[J].桂林电子科技大学学报,2010,30(1):30-32. 被引量:6
-
8吕游,陈文艺.基于NIOS II的SOPC中存储器型外设接口的设计[J].电子元器件应用,2010,12(2):59-62. 被引量:3
-
9杨飞宇,叶宇煌.TS流接口板中FIFO的FPGA设计与实现[J].有线电视技术,2009,16(2):55-57.
-
10何岸,何能正,董建云.基于FPGA的E1时钟恢复方案的设计和实现[J].光通信技术,2016,40(7):22-24. 被引量:1
;