期刊文献+

ASIC后端设计中的时序偏差以及时钟树综合 被引量:1

下载PDF
导出
摘要 同步设计中,由于时钟网络延时决定了芯片的最大工作速度,所以时钟树需要高精度进行布线。一种重要的时钟网络设计是缓冲器插入。在超大规模集成电路的设计中,为了最小化时钟延时和时钟偏差,缓冲器插入是一种有效的方法。在布局布线流程中,时钟树布线在“时钟树综合”时由工具自动完成。“时钟树综合”在apollo里是在布局完成后布线之前做的。
作者 唐振宇
出处 《电子设计应用》 2003年第10期18-19,38,共3页 Electronic Design & Application World
  • 相关文献

同被引文献3

  • 1秦晓凌,潘中平.ASIC/SoC后端设计作业流程剖析[J].中国集成电路,2002,0(7):79-85. 被引量:4
  • 2Rana, R S. Dual-Modulus FOM Enhanced Prescaler Design in O. 5urn CMOS Technology [ C ]// IEEE Journal of Solid-State Circuits, 2005 August Vol. 40,No. 8.
  • 3Liu zhizhe. Full-custom design of a 16-bit Multiplier for O. 5 um Processing[J] , ICISE,2009 ( 51 ) :37 - 45.

引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部