数字IC端口的设计
摘要
本文讨论了 IC 进入深亚微米(DSM)阶段后,数字 IC 端口的设计所面对的困难。主要介绍了 ESD保护、驱动电路设计以及端口设计的 SPICE 模型仿真验证。
出处
《中国集成电路》
2003年第54期28-32,共5页
China lntegrated Circuit
参考文献1
-
1Ming-Dou Ker,Tung-Yang Chen,Chung-Yu Wu. Design and Analysis of On-Chip ESD Protection Circuit with Very Low Input Capacitance for High-Precision Analog Applications[J] 2002,Analog Integrated Circuits and Signal Processing(3):257~278
-
1冯新德.JD256出入局端口的设计[J].电信交换,1994(1):20-23.
-
2高原,许聪,王媛.高性能DSP处理器GPIO端口设计[J].中国集成电路,2017,26(1):24-27. 被引量:1
-
3张岩.Soc单片机输入端口设计改成[J].科技资讯,2005,3(24):72-72.
-
4戴尔Inspiron Zino HD[J].影像视觉,2010(1):142-142.
-
5陈腾飞,李开航.基于SRAM的核心路由器交换矩阵输入端口设计[J].现代电子技术,2012,35(16):119-121. 被引量:1
-
6俞琳.“堆叠”出的精彩——高性能堆叠交换机及其应用[J].微电脑世界,2003(23):112-114.
-
7侠诺千兆安全路由器[J].微电脑世界,2008(11):149-149.
-
8王兴珍,王一矾.基于LPC总线的调试端口设计[J].信息技术与信息化,2015(1):175-177. 被引量:1
-
9曹燕杰,王勇,朱琪,华梦琪,吴海宏,张勇.IC设计中的ESD保护技术探讨[J].电子与封装,2012,12(12):24-30. 被引量:4
-
10郭滨.FPGA中的多标准IO端口设计[J].微处理机,2015,36(1):7-9. 被引量:1