期刊文献+

基于FPGA的I2C SLAVE模式总线的设计

Design of I2C SLAVE mode bus based on FPGA
下载PDF
导出
摘要 以标准的I2C总线协议为基础,基于FPGA实现一个SLAVE模式的模块通过有限状态机。本文主要介绍了SLAVE模式的特点。给出了设计的原理框图和modelsim下的行为仿真时序图。 A SLAVE mode is achieced by a finite state machine the module, based on a standard I2C bus protocol and FPGA. This article introduces the characteristics of the SLAVE mode and gives the block diagram of the design and modelsim behavioral simulation timing diagram.
作者 魏腾飞
出处 《电子测试》 2013年第5X期6-8,共3页 Electronic Test
关键词 I2C 总线 FPGA 有限状态机 I2C bus FPGA FSM
  • 相关文献

参考文献2

  • 1Philips Semiconductors.The I2C-BUS Specification Version 2.1[]..2000
  • 2Altera.Cyclone II Device Handbook[]..2010

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部