期刊文献+

通讯设备内存总线测试方法研究及验证

下载PDF
导出
摘要 按照常规的方法,往设备内存某地址写入数值后再读出来判断,这种做法测不出所有的问题,且单一数据也不易覆盖全部测试内容。本文将针对通讯设备中RAM、地址线、数据线等方面对内存总线子系统进行具体测试方法的设计和实现,并给出实际测试验证,最后给出本文研究结论。
作者 邱桥春 刘连
出处 《计算机产品与流通》 2017年第10期48-49,共2页
  • 相关文献

参考文献3

二级参考文献40

  • 1江建慧,朱为国.嵌入式存储器的内建自测试和内建自修复[J].同济大学学报(自然科学版),2004,32(8):1050-1056. 被引量:12
  • 2任爱玲,凌明,吴光林,李锐.一种用于嵌入式内存测试的高效诊断算法[J].应用科学学报,2005,23(2):178-182. 被引量:7
  • 3曹海源,孙世宇,张志红.一种可编程的通用存储器仿真测试系统[J].微计算机信息,2005,21(4):84-85. 被引量:8
  • 4许伟达.IC测试原理[J].半导体技术,2006,31(4):284-286. 被引量:7
  • 5Sivaram A T,Fan D,Yin A.Efficient embedded memory testing with APG[A].Proc of Int'l Test Conf[C].Washington D C:IEEE Computer Society Press,2002.47-54.
  • 6Kim I,Zorian Y,Komoriya G.Built-in self-repair for embedded high density SRAM[A].Proc of Int'l Test Conf[C].Washington D C:IEEE Computer Society Press,1998.1112-1119.
  • 7Jain S K,Stroud C E.Built-in self-testing of embedded memories[J].IEEE Design and Test of Computers,1986,3(5):27-37.
  • 8Tehranipour M H,Navabi Z.An efficient BIST method for testing of embedded SRAMs[A].Proc IEEE Int'l Symp on Circuits and Systems[C].Sydney:IEEE Computer Society Press,2001.73-76.
  • 9Schanstra I,Goor A.Industrial evaluation of stress combination for March tests applied to SRAMs[A].Proc of Int'l Test Conf[C].Washington D C:IEEE Computer Society Press,1999.983-992.
  • 10Hamdioui S.March SS:A test for all static simple RAM faults[A].Proc IEEE Int'l Workshop on Memory Technology,Design,and Testing [C].Washington D C:IEEE Computer Society Press,2002.95-100.

共引文献12

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部