期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
三种高速乘法器的实现原理及性能比较
下载PDF
职称材料
导出
摘要
本文介绍了三种高速乘法器架构:阵列乘法器、修正布斯算法(MBA)乘法器、华莱士(WT)乘法器,并对基于以上三种架构的32位乘法器性能进行了比较。选择乘法器,应根据实际应用。从面积、速度、功耗等角度权衡考虑。
作者
潘滢
机构地区
同济大学中德学院BOSCH教研室
出处
《集成电路通讯》
2003年第4期29-32,共4页
关键词
阵列乘法器
修正布斯算法乘法器
华莱士乘法器
高速乘法器
分类号
TP332.22 [自动化与计算机技术—计算机系统结构]
引文网络
相关文献
节点文献
二级参考文献
0
参考文献
0
共引文献
0
同被引文献
0
引证文献
0
二级引证文献
0
1
应征,吴金,常昌远,魏同立.
高速乘法器的性能比较[J]
.电子器件,2003,26(1):42-45.
被引量:3
2
韩雁,宋杭宾,姚庆栋,戴文琪.
32kb/s ADPCM中高速乘法器的设计[J]
.电子学报,1995,23(2):98-100.
3
商丽卫,刘耀军.
FSATA乘法器的设计与实现[J]
.微型机与应用,2012,31(13):87-89.
4
罗莉,胡守仁.
一个并行高速乘法器芯片的设计与实现[J]
.计算机工程与科学,1997,19(4):57-61.
被引量:14
5
朱世宇,夏汝华,甘科,刘春雷,陈小川.
基于FPGA的阵列乘法器的设计与实现[J]
.自动化与仪器仪表,2011(4):60-61.
被引量:1
6
陈志军,唐伟.
16X16无符号/有符号可综合高速乘法器的设计[J]
.集成电路应用,2002(12):30-32.
7
武涛,胡长超,刘剑雯,段琳琳.
Cpu中运算器的两种实现方法[J]
.光盘技术,2007(4):32-33.
8
张文鹏.
二进制补码阵列乘法器的设计[J]
.南阳师范学院学报,2005,4(3):83-87.
被引量:1
9
邬杨波,李宏.
基于可编程逻辑器件的高速乘法器IP设计[J]
.半导体技术,2001,26(8):20-23.
10
姚若河,欧秀平.
数字阵列乘法器的算法及结构分析[J]
.中国集成电路,2006,15(8):15-17.
被引量:2
集成电路通讯
2003年 第4期
职称评审材料打包下载
相关作者
内容加载中请稍等...
相关机构
内容加载中请稍等...
相关主题
内容加载中请稍等...
浏览历史
内容加载中请稍等...
;
用户登录
登录
IP登录
使用帮助
返回顶部