期刊文献+

Simultaneous Partitioning and Scheduling Algorithm for Clustered Architecture

一种同时实现算子调度与数据流图划分的高层次综合算法(英文)
下载PDF
导出
摘要 Clustered architecture is selected for high level synthesis,and a simultaneous partitioning and scheduling algorithm are proposed.Compared with traditional methods,circuit performance can be improved.Experiments show the efficiency of the method. 选择分模块的数据通道作为高层次综合的目标结构 ,完整地定义了同时实现算子调度和数据流图划分的高层次综合算法 ,并提出一种有效的启发式求解方法 .与传统的结构相比 ,由于在关键路径中消除了全局连线的延时 ,分模块的结构可以有效地减小时钟周期、优化电路性能 .
作者 王磊 魏少军
出处 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2004年第4期383-387,共5页 半导体学报(英文版)
关键词 high level synthesis SCHEDULING partitioning clustered architecture 高层次综合 调度 划分 分模块结构
  • 相关文献

参考文献7

  • 1Zhou Haifeng,Lin Zhenghui,Cao Wei.Graph clustering algorithm for RT level ALU technology mapping.Chinese Journal of Semiconductors,2002,23(11):1162
  • 2Li Zhuoyuan,Wu Weimin,Hong Xianlong,et al.Incremental placement algorithm for standard-cell layout.Chinese Journal of Semiconductors,2002,23(12):1338
  • 3Fang Y M,Wong D F.Simultaneous functional unit binding and floorplanning.IEEE Trans ICCAD,1994:317
  • 4Pedram M. Logical-physical co-design for deep sub-microncircuits:Challenges and solutions.ASPDAC,1998:137
  • 5Sylvester D,Keutzer K.Getting to the bottom of deep submicron.ICCAD,1998:203
  • 6Sanchez J,Gonzalez A.Instruction scheduling for clustered VLIW architectures.Proceedings of the 13th Conference on International Symposium on System Synthesis,2000:41
  • 7Wong W H,Jain R.PARAS:System-level concurrent partitioning and scheduling.IEEE/ACM International Conference on Computer-Aided Design,1995:440

共引文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部