Altera 2.1版DSP Builder
出处
《电子产品世界》
2003年第06B期112-112,共1页
Electronic Engineering & Product World
-
1软件/开发工具[J].今日电子,2014(1):72-72.
-
2刘争,李昆,王灿涛.基于Verilog HDL的DDS设计与实现[J].电子制作,2015,23(2Z). 被引量:1
-
3Altera的DSP Builder现支持FPGA协处理器[J].单片机与嵌入式系统应用,2003,3(6):72-72.
-
4李春剑,吉望西,刘达伦.基于Verilog HDL的DDS设计与仿真[J].现代电子技术,2008,31(20):15-17. 被引量:6
-
5王悦,潘玉恒,鲁维佳.基于FPGA的多波形发生器设计[J].黑龙江科技信息,2007(07X):77-77.
-
6王春玲,王蒙.基于FPGA和DSP Builder的FIR滤波器设计[J].泰山学院学报,2009,31(3):99-103. 被引量:1
-
7李俊,刘淮霞,朱丹,贺曼.基于FPGA技术的FIR数字滤波器的设计[J].数字技术与应用,2012,30(2):104-105. 被引量:2
-
8贾德旺.基于DSP Builder和MATLAB的FIR数字滤波器的设计[J].电子制作,2016,0(6):7-10.
-
9张淼,伏云昌.基于DSP Builder的14阶FIR滤波器的设计[J].现代电子技术,2007,30(21):185-186. 被引量:7
-
10郝东来,蒋卓勤,刘永祥.基于HDTV系统的串行级联译码器设计与实现[J].电视技术,2003,27(4):39-41. 被引量:2
;