摘要
本文分析了脉动进位全加器进行叠代所需要的总位数和总次数,在此基础上,研究了液晶编码来实现逻辑运算的基本结构,设计了液晶编码光电混合32比特半加器模块及构成全加器所需要的电子学反馈系统,最后给出了实验结果。
In this paper,we analyse the bit number and iteration number for designing a ripple carry full adder array,followed by discussion of liquid crystal en- coding architecture for performing logic operations.Liquid crystal encoded hybrid optoelectronic 32 bit half-adder modules and electronic feedback systems needed for the full-adder are designed.Finally,results are given.
出处
《半导体光电》
CAS
CSCD
北大核心
1993年第3期269-274,共6页
Semiconductor Optoelectronics
关键词
液晶编码
加法器
可编程
可混合
Rippl Carry Full-Adder
Liquid Crystal Encoding