基于FPGA的数字基带系统是超高频频段射频识别读写器中的关键部分。根据EPCglobalClass 1 Gen 2标准,用Verilog语言编写了脉冲间隔编码模块和双相空号解码模块,并用C语言编写了其驱动程序,生成组件模块。组件作为Nios II嵌入系统的模块...基于FPGA的数字基带系统是超高频频段射频识别读写器中的关键部分。根据EPCglobalClass 1 Gen 2标准,用Verilog语言编写了脉冲间隔编码模块和双相空号解码模块,并用C语言编写了其驱动程序,生成组件模块。组件作为Nios II嵌入系统的模块,可以重复使用。对于应用程序开发者,不用了解硬件结构就可以使用标准C函数操作组件,使得开发简便快捷,节省了时间和成本。展开更多
射频收发信机是射频识别系统中的一个重要组成部分。为了加深对EPC Class 1 Generation 2协议的理解、完成链路预算及一些指标测试,该文利用ADS(Advanced Design System)仿真软件、89601 VSA(Vector Signal Analyzer)软件以及Agilent公...射频收发信机是射频识别系统中的一个重要组成部分。为了加深对EPC Class 1 Generation 2协议的理解、完成链路预算及一些指标测试,该文利用ADS(Advanced Design System)仿真软件、89601 VSA(Vector Signal Analyzer)软件以及Agilent公司的各种仪器,外加一个真实的UHF频段的射频标签,来构成一个链路信号测试环境,这种新颖且相当具有实用价值的方案是对RFID(Radio Frequency Identification)阅读器及标签研发的一个强有力补充。通过仿真,深刻理解EPC Class1 Generation 2协议,完成了RFID链路的各种性能测试,为将来实际阅读器研发提供指导。展开更多
文摘基于FPGA的数字基带系统是超高频频段射频识别读写器中的关键部分。根据EPCglobalClass 1 Gen 2标准,用Verilog语言编写了脉冲间隔编码模块和双相空号解码模块,并用C语言编写了其驱动程序,生成组件模块。组件作为Nios II嵌入系统的模块,可以重复使用。对于应用程序开发者,不用了解硬件结构就可以使用标准C函数操作组件,使得开发简便快捷,节省了时间和成本。
文摘射频收发信机是射频识别系统中的一个重要组成部分。为了加深对EPC Class 1 Generation 2协议的理解、完成链路预算及一些指标测试,该文利用ADS(Advanced Design System)仿真软件、89601 VSA(Vector Signal Analyzer)软件以及Agilent公司的各种仪器,外加一个真实的UHF频段的射频标签,来构成一个链路信号测试环境,这种新颖且相当具有实用价值的方案是对RFID(Radio Frequency Identification)阅读器及标签研发的一个强有力补充。通过仿真,深刻理解EPC Class1 Generation 2协议,完成了RFID链路的各种性能测试,为将来实际阅读器研发提供指导。