期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
金属栅薄膜全耗尽器件研究 被引量:1
1
作者 颜志英 王雄伟 丁峥 《微电子学》 CAS CSCD 北大核心 2008年第1期100-103,107,共5页
实验并研究了采用金属栅工艺的全耗尽SOI MOS器件。采用LDD结构,以减小热载流子效应,防止漏击穿;采用突起的源漏区,以增加源漏区的厚度,并减小源漏区的串联电阻,以增强器件的电流驱动能力,降低寄生电阻,减小静态功耗。研究并分析了硅膜... 实验并研究了采用金属栅工艺的全耗尽SOI MOS器件。采用LDD结构,以减小热载流子效应,防止漏击穿;采用突起的源漏区,以增加源漏区的厚度,并减小源漏区的串联电阻,以增强器件的电流驱动能力,降低寄生电阻,减小静态功耗。研究并分析了硅膜厚度对阈值电压和阈值电压漂移的影响,以及对本征栅电容和静态功耗的影响。与采用常规工艺的器件相比,提高了输出驱动电流,改善了器件的亚阈值特性,特别是在沟道掺杂浓度比较低的情况下,能得到非常合适的阈值电压。 展开更多
关键词 全耗尽器件 金属栅 SOI CMOS MOSFET 短沟道效应
下载PDF
SOI CMOS器件研究
2
作者 颜志英 豆卫敏 胡迪庆 《微纳电子技术》 CAS 2008年第2期74-77,共4页
利用0.35μm工艺条件实现了性能优良的小尺寸全耗尽的器件硅绝缘体技术(SOI)互补金属氧化物半导体(FD SOI CMOS)器件,器件制作采用双多晶硅栅工艺、低掺杂浓度源/漏(LDD)结构以及突起的源漏区。这种结构的器件防止漏的击穿,减小短沟道效... 利用0.35μm工艺条件实现了性能优良的小尺寸全耗尽的器件硅绝缘体技术(SOI)互补金属氧化物半导体(FD SOI CMOS)器件,器件制作采用双多晶硅栅工艺、低掺杂浓度源/漏(LDD)结构以及突起的源漏区。这种结构的器件防止漏的击穿,减小短沟道效应(SCE)和漏感应势垒降低效应(DIBL);突起的源漏区增加了源漏区的厚度并减小源漏区的串联电阻,增强了器件的电流驱动能力。设计了101级环形振荡器电路,并对该电路进行测试与分析。根据在3V工作电压下环形振荡器电路的振荡波形图,计算出其单级门延迟时间为45ps,远小于体硅CMOS的单级门延迟时间。 展开更多
关键词 绝缘体上硅 全耗尽器件 电流驱动能力 互补金属氧化物半导体低掺杂浓度源/漏结构 双多晶硅栅
下载PDF
薄膜全耗尽CMOS/SIMOX的高温特性分析
3
作者 竺士炀 高剑侠 +1 位作者 林成鲁 李金华 《功能材料与器件学报》 CAS CSCD 1996年第1期42-46,共5页
在室温~200℃的不同温度下测量了薄膜全耗尽CMOS/SIMOX(SeparationbyImplantedOxygen)的P沟,N沟MOSFET的亚阈特性曲线,分析了阈值电压和泄漏电流随温度的变化关系,并同相应的体... 在室温~200℃的不同温度下测量了薄膜全耗尽CMOS/SIMOX(SeparationbyImplantedOxygen)的P沟,N沟MOSFET的亚阈特性曲线,分析了阈值电压和泄漏电流随温度的变化关系,并同相应的体硅器件作了比较。 展开更多
关键词 CMOS SIMOX 高温特性 薄膜全耗尽器件
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部