为了最大程度降低多址干扰对系统性能的影响,提出了一种新的基于Chirp组合信号调制的多址技术。在充分利用系统带宽的情况下,结合调频率和初始相位设计一组正交性较好的多址信号来抑制用户间的多址干扰,进而提高系统的误码率性能。仿真...为了最大程度降低多址干扰对系统性能的影响,提出了一种新的基于Chirp组合信号调制的多址技术。在充分利用系统带宽的情况下,结合调频率和初始相位设计一组正交性较好的多址信号来抑制用户间的多址干扰,进而提高系统的误码率性能。仿真结果表明,在不显著牺牲系统性能的情况下,利用Chirp组合信号调制的多址技术可以容纳更多用户同时接入系统;与基于二进制正交键控调制的多址技术相比,系统误码率性能至少提高5 d B以上。展开更多
文摘为了最大程度降低多址干扰对系统性能的影响,提出了一种新的基于Chirp组合信号调制的多址技术。在充分利用系统带宽的情况下,结合调频率和初始相位设计一组正交性较好的多址信号来抑制用户间的多址干扰,进而提高系统的误码率性能。仿真结果表明,在不显著牺牲系统性能的情况下,利用Chirp组合信号调制的多址技术可以容纳更多用户同时接入系统;与基于二进制正交键控调制的多址技术相比,系统误码率性能至少提高5 d B以上。