期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
高k栅介质对肖特基源漏超薄体SOI MOSFET性能的影响 被引量:1
1
作者 栾苏珍 刘红侠 +2 位作者 贾仁需 蔡乃琼 王瑾 《物理学报》 SCIE EI CAS CSCD 北大核心 2008年第7期4476-4481,共6页
研究了高k栅介质对肖特基源漏超薄体SOI MOSFET性能的影响.随着栅介质介电常数增大,肖特基源漏(SBSD)SOI MOSFET的开态电流减小,这表明边缘感应势垒降低效应(FIBL)并不是对势垒产生影响的主要机理.源端附近边缘感应势垒屏蔽效应(FIBS)是... 研究了高k栅介质对肖特基源漏超薄体SOI MOSFET性能的影响.随着栅介质介电常数增大,肖特基源漏(SBSD)SOI MOSFET的开态电流减小,这表明边缘感应势垒降低效应(FIBL)并不是对势垒产生影响的主要机理.源端附近边缘感应势垒屏蔽效应(FIBS)是SBSD SOI MOSFET开态电流减小的主要原因.同时还发现,源漏与栅是否对准,高k栅介质对器件性能的影响也不相同.如果源漏与栅交叠,高k栅介质与硅衬底之间加入过渡层可以有效地抑制FIBS效应.如果源漏偏离栅,采用高k侧墙并结合堆叠栅结构,可以提高驱动电流.分析结果表明,来自栅极的电力线在介电常数不同的材料界面发生两次折射.根据结构参数的不同可以调节电力线的疏密,从而达到改变势垒高度,调节驱动电流的目的. 展开更多
关键词 高K栅介质 肖特基源漏(SBSD) 边缘感应势垒屏蔽(fibs) 绝缘衬底上的硅(SOI)
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部