期刊文献+
共找到86篇文章
< 1 2 5 >
每页显示 20 50 100
Grain size characteristics and genesis of the Muxing loess in the Muling- Xingkai Plain,Northeast China
1
作者 Zhong-shuang Cheng Chen Su +3 位作者 Zhao-xian Zheng Zhuang Li Li-kang Wang En-bao Wang 《Journal of Groundwater Science and Engineering》 2021年第2期152-160,共9页
Thick loess is deposited on the platform in the piedmont zone of Muling-Xingkai Plain(Muxing Plain),but the genesis of the Muxing loess is still unclear.The aims of this study are to analyze the grain size characteris... Thick loess is deposited on the platform in the piedmont zone of Muling-Xingkai Plain(Muxing Plain),but the genesis of the Muxing loess is still unclear.The aims of this study are to analyze the grain size characteristics of Muxing loess collected from the cores of a typical borehole(ZK1)in the piedmont zone of Muxing Plain,and to verify its genesis.The Muxing loess is mainly composed of the particles with diameter less than 50μm,with an average content of 92.48%.The coarse silt particles with diameter of 10-50μm are the basic composition of aeolian sediments,and their average content is 44.34% for the Muxing loess,which is the mode class among the particles with different diameters.The grain size parameters and frequency curves are similar to those of the typical aeolian sediments.The distribution characteristic of the Muxing loess in the C-M scatter diagram is consistent with that of the Xi Feng loess.In addition,the discriminant analysis shows the Muxing loess mostly consists of aeolian sediments.Therefore,it can be concluded that the Muxing loess mainly resulted from aeolian deposition based on the grain size characteristics.Muxing Plain is dominated by the monsoon climate,and the wind-blown dusts are gradually deposited after being transported over long distances. 展开更多
关键词 muxing Plain LOESS Grain size Characteristics Aeolian deposition
下载PDF
可配置分段式FFE高速SerDes发送端设计
2
作者 张春茗 张得胜 陶保明 《半导体光电》 CAS 北大核心 2024年第4期640-645,共6页
基于28 nm CMOS工艺实现56 Gb/s NRZ和112 Gb/s PAM-4双模发送端设计,均衡采用一个数据多路复用架构,支持完全可配置的分段式前向反馈均衡(FFE),终端输出网络采用带有上拉电流源的电流模式逻辑(CML)驱动拓扑结构。关键的电路结构和技术... 基于28 nm CMOS工艺实现56 Gb/s NRZ和112 Gb/s PAM-4双模发送端设计,均衡采用一个数据多路复用架构,支持完全可配置的分段式前向反馈均衡(FFE),终端输出网络采用带有上拉电流源的电流模式逻辑(CML)驱动拓扑结构。关键的电路结构和技术包括:依靠段落分配模块对FFE的段落进行分配,实现抽头权重的粗调;采用预充型1-UI脉冲发生器+4∶1 MUX架构改善带宽;驱动器采用负载端并接电流源提升共模电压和插入T形线圈的方法来扩展输出带宽和提高输出摆幅。仿真结果表明在输出112 Gb/sPAM4情况下眼高为40 mV,56 Gb/s NRZ情况下为130 mV。 展开更多
关键词 分段式FFE 双模发射机 CML驱动 4∶1 MUX
下载PDF
嵌入式系统以太网驱动程序的设计方法 被引量:7
3
作者 全成斌 任秀丽 +1 位作者 范力军 栾贵兴 《小型微型计算机系统》 CSCD 北大核心 2002年第9期1029-1032,共4页
以基于 vx Works以太控制器驱动程序的设计为例 ,给出了驱动程序的设计方法 .描述了操作系统与驱动程序的接口、对设备的登录和初始化、数据的发送以及数据的接收等过程 ,并重点阐述了
关键词 嵌入式系统 以太网 驱动程序 设计方法 MUX接口 基地址 中断向量
下载PDF
基于现场可编程门阵列的高斯滤波算法优化实现 被引量:5
4
作者 陈超 罗小华 +1 位作者 陈淑群 俞国军 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2017年第5期969-975,共7页
针对传统高斯滤波算法硬件设计方法中关键路径较长、逻辑延时较大的问题,提出加数压缩的硬件优化实现方法.在高斯滤波算法优化实现过程中,采用移位操作来实现乘法与除法计算,避免使用乘法器与除法器.并引入保留进位加法器(CSA)、基于多... 针对传统高斯滤波算法硬件设计方法中关键路径较长、逻辑延时较大的问题,提出加数压缩的硬件优化实现方法.在高斯滤波算法优化实现过程中,采用移位操作来实现乘法与除法计算,避免使用乘法器与除法器.并引入保留进位加法器(CSA)、基于多路选择器(MUX)的4-2压缩器、加数压缩的树型结构,对9个加数进行3个层次的压缩.经过优化后,只需1个全加器便可得求和结果.结果表明,经过加数压缩设计可以达到缩短关键路径、减少逻辑延时的目标,使逻辑延时缩小32.48%,同时还极大节省所需加法器宏单元数,为后续图像处理模块提供更大的设计自由度. 展开更多
关键词 高斯滤波器 保留进位加法器 基于MUX的4-2压缩器 加数压缩的树型结构 全加器
下载PDF
VxWorks END网络驱动软件的开发与实现 被引量:7
5
作者 寇云林 陈怀民 +1 位作者 段晓军 陈伟 《计算机测量与控制》 CSCD 北大核心 2009年第1期218-220,233,共4页
网络资源的广泛、便捷和资源共享等优势使得网络技术在各个领域的应用越来越广泛,嵌入式系统也不例外,但是嵌入式操作系统自身支持的网卡设备不是太多,这就极大地限制了嵌入式实时操作系统VxWorks对网络资源的使用,因此对VxWorks网络驱... 网络资源的广泛、便捷和资源共享等优势使得网络技术在各个领域的应用越来越广泛,嵌入式系统也不例外,但是嵌入式操作系统自身支持的网卡设备不是太多,这就极大地限制了嵌入式实时操作系统VxWorks对网络资源的使用,因此对VxWorks网络驱动软件的开发就成为了当下的热点和难点;在详细介绍了一种基于MUX下END型网络驱动软件的开发过程,对板级支持包BSP的配置和功能以及MUX在VxWorks END网络驱动软件中的作用进行了详细的研究和论述,并结合实践中用到的RTL8139D型的网卡在Vx-Works实时操作系统下驱动程序的开发为例,给出了END驱动程序的基本框架和开发流程,对所有基于MUX机制下的VxWorks网络驱动软件开发具有参考价值。 展开更多
关键词 VXWORKS MUX(多路复用) END(增强型网络驱动) BSP(板级支持包)
下载PDF
MUX中的信号串扰分析及其分组分层设计 被引量:3
6
作者 张征平 任震 黄雯莹 《华南理工大学学报(自然科学版)》 EI CAS CSCD 北大核心 2001年第12期10-13,共4页
多路模拟开关 (MUX)广泛应用在各种智能仪器之中 ,MUX的特性对智能仪器的性能有很大影响 .本文对MUX中所存在的固有的信号串扰缺陷进行了比较详尽的理论分析 ,并且针对这种缺陷提出了MUX分组分层、信号错位的设计方案 ,从而基本消除了在... 多路模拟开关 (MUX)广泛应用在各种智能仪器之中 ,MUX的特性对智能仪器的性能有很大影响 .本文对MUX中所存在的固有的信号串扰缺陷进行了比较详尽的理论分析 ,并且针对这种缺陷提出了MUX分组分层、信号错位的设计方案 ,从而基本消除了在MUX中各通道之间存在的信号串扰现象 。 展开更多
关键词 MUX 分组分层设计 信号错位 多路模拟开关 信号串扰 智能仪器
下载PDF
基于CPLD和VHDL的等精度频率测量 被引量:7
7
作者 杨潇 翟玉文 艾学忠 《吉林化工学院学报》 CAS 2004年第3期49-51,61,共4页
根据等精度频率测量原理,分析了测量精度与频率测量闸门时间的关系,设计了基于CPLD和VHDL的频率测量模块,给出了MUX+PLUSⅡ软件仿真结果.
关键词 CPLD VHDL 等精度 频率测量 MUX+PLUSⅡ 闸门时间
下载PDF
一种高速并串转换控制电路设计 被引量:3
8
作者 刘海涛 吴俊杰 +1 位作者 张理振 徐宏林 《半导体技术》 CAS CSCD 北大核心 2018年第1期31-35,共5页
串行接口常用于高速数据传输,实现多路低速并行数据合成一路高速串行数据。设计了一种高速并串转换控制电路,实现在低频时钟控制下,通过内部锁相环(PLL)实现时钟倍频和数据选通信号,最终形成高速串行数据流,实现每5路全并行数据可按... 串行接口常用于高速数据传输,实现多路低速并行数据合成一路高速串行数据。设计了一种高速并串转换控制电路,实现在低频时钟控制下,通过内部锁相环(PLL)实现时钟倍频和数据选通信号,最终形成高速串行数据流,实现每5路全并行数据可按照顺序打包并转换为1路高速串行编码,最后通过一个低电压差分信号(LVDS)接口电路输出。该芯片通过0.18μm CMOS工艺流片并测试验证,测试结果表明在120 MHz外部时钟频率下,该并串转换控制芯片能够实现输出速度600 Mbit/s的高速串行数据,输出抖动特性约为80 ps,整体功耗约为23 mW。 展开更多
关键词 并串转换 锁相环(PLL) 复接器(MUX) CMOS 低电压差分信号(LVDS)
下载PDF
基于智能视觉的学生考试异常状态识别系统设计与实现 被引量:6
9
作者 王盛 田江 《现代电子技术》 北大核心 2017年第14期78-80,84,共4页
在计算机智能视觉下进行学生考试异常状态识别,提高监考的智能化水平,提出一种基于嵌入式Linux驱动和MUX101程控开关控制的学生考试异常状态识别系统设计方法。在智能视觉下进行系统的总体设计构架。系统的硬件设计部分主要包括视频采... 在计算机智能视觉下进行学生考试异常状态识别,提高监考的智能化水平,提出一种基于嵌入式Linux驱动和MUX101程控开关控制的学生考试异常状态识别系统设计方法。在智能视觉下进行系统的总体设计构架。系统的硬件设计部分主要包括视频采集模块、核心控制模块和人机交互模块等。软件设计建立在嵌入式Linux驱动内核下,采用ARM寻址技术进行学生考试异常状态的视频信息的总线调度。设计MUX101程控开关进行异常状态的报警控制。最后进行系统调试,测试结果表明,该系统具有较好的可靠性和实用性。 展开更多
关键词 智能视觉 考试 MUX101程控开关 系统设计
下载PDF
VxWorks环境下End型网络驱动软件开发 被引量:2
10
作者 张其亮 韩斌 +1 位作者 魏瑾 张明俊 《现代电子技术》 2005年第16期24-25,28,共3页
网络驱动软件在嵌入式开发中起着重要作用,特别是在通过网络进行下载调试阶段。结合在开发过程中所用到的End(Enhancednetworkdriver)型网络驱动,着重分析了VxWorks系统下的网络结构及其网络驱动软件的开发。分析了开发End型驱动时所用... 网络驱动软件在嵌入式开发中起着重要作用,特别是在通过网络进行下载调试阶段。结合在开发过程中所用到的End(Enhancednetworkdriver)型网络驱动,着重分析了VxWorks系统下的网络结构及其网络驱动软件的开发。分析了开发End型驱动时所用到的数据结构,网络结构中各层提供的接口以及包的存储结构和收发包的过程。通过这些分析,用户可以了解驱动的工作原理,便于开发。 展开更多
关键词 VXWORKS End网络驱动 Mux层 API 软件开发
下载PDF
基于可重构MUXs网络的低功耗测试数据压缩方法 被引量:1
11
作者 刘军 吴玺 +1 位作者 韩银和 李晓维 《电子学报》 EI CAS CSCD 北大核心 2011年第5期1190-1193,共4页
测试数据和测试功耗是集成电路测试时关注的两个主要问题.为缩减测试数据体积和降低测试功耗,提出了一种基于可重构MUXs网络的低功耗测试数据压缩方法.这种方法在保持压缩率不变的前提下,充分利用MUXs网络中"空闲"的测试通道... 测试数据和测试功耗是集成电路测试时关注的两个主要问题.为缩减测试数据体积和降低测试功耗,提出了一种基于可重构MUXs网络的低功耗测试数据压缩方法.这种方法在保持压缩率不变的前提下,充分利用MUXs网络中"空闲"的测试通道来降低测试功耗.在降低测试功耗原则的指导下,将一些"有用"的测试通道进行拆分,即将这些"有用"通道驱动的一部分扫描链改由"空闲"的通道来驱动.提出了怎样选择通道,怎样将选择的通道进行拆分方法.实验结果表明建议的方法有效降低了测试时的平均功耗和峰值功耗. 展开更多
关键词 低功耗 测试数据压缩 可重构 MUXs网络
下载PDF
Vx Works END网络驱动软件的开发与实现 被引量:3
12
作者 寇云林 陈怀民 +1 位作者 段晓军 陈伟 《计算机测量与控制》 CSCD 北大核心 2009年第2期424-426,共3页
网络资源的广泛、便捷和资源共享等优势使得网络技术在各个领域的应用越来越广泛,嵌入式系统也不例外,但是嵌入式操作系统自身支持的网卡设备不是太多,这就极大的限制了嵌入式实时操作系统VxWorks对网络资源的使用,因此对VxWorks网络驱... 网络资源的广泛、便捷和资源共享等优势使得网络技术在各个领域的应用越来越广泛,嵌入式系统也不例外,但是嵌入式操作系统自身支持的网卡设备不是太多,这就极大的限制了嵌入式实时操作系统VxWorks对网络资源的使用,因此对VxWorks网络驱动软件的开发就成为了当下的热点和难点。在这里详细介绍了一种基于MUX下END型网络驱动软件的开发过程,对板级支持包BSP的配置和功能以及MUX在VxWorks END网络驱动软件中的作用进行了详细的研究和论述,并结合实践中用到的RTL8139D型的网卡在VxWorks实时操作系统下驱动程序的开发为例,给出了END驱动程序的基本框架和开发流程,对所有基于MUX机制下的VxWorks网络驱动软件开发具有参考价值。 展开更多
关键词 VXWORKS MUX(多路复用) END(增强型网络驱动) BSP(板级支持包)
下载PDF
基于VxWorks的端口控制实现 被引量:2
13
作者 张敬伟 周娅 周德新 《计算机与现代化》 2004年第11期132-134,共3页
介绍了嵌入式操作系统VxWorks下端口控制的两种实现方法:HOOK函数和MUX接口,并对两种实现方法的特点和性能做了比较。
关键词 端口控制 实现方法 嵌入式操作系统 接口 性能 函数 MUX
下载PDF
基于MPC852T的VxWorks以太网驱动分析与实现 被引量:3
14
作者 闵卫锋 马安良 《电子设计工程》 2018年第1期110-113,共4页
END以太网驱动是嵌入式系统中的关键部分,END驱动性能的优劣直接影响系统的正常工作,针对提高以太网驱动的可靠性、稳定性的目的。采用了基于VxWorks和MPC825T嵌入式系统开发平台,通过分析VxWorks操作系统的特点与结构,详细描述了END网... END以太网驱动是嵌入式系统中的关键部分,END驱动性能的优劣直接影响系统的正常工作,针对提高以太网驱动的可靠性、稳定性的目的。采用了基于VxWorks和MPC825T嵌入式系统开发平台,通过分析VxWorks操作系统的特点与结构,详细描述了END网口驱动的功能,架构和开发方式,给出了MPC852T处理器以太网驱动程序实现的框架以及部分关键代码。该设计已成功应用于网络设备开发中,结果表明该以太网驱动程序设备驱动程序运行稳定、可靠,其可能对其他网络设备驱动程序开发人员具有参考价值。 展开更多
关键词 VXWORKS END(增强型网络驱动) MPC852T处理器 MUX接口层
下载PDF
基于VxWorks的网络接口设计 被引量:1
15
作者 杨扬 杨智慧 +1 位作者 于兴晗 李正熙 《单片机与嵌入式系统应用》 2007年第4期29-32,共4页
基于VxWorks操作系统,以S3C44B0为核心CPU,用RTL8019作网络控制器,设计并实现了嵌入式网络接口。本方案在兼顾成本的同时,更加注重较高的可靠性和较强的实用性,因此具有一定的推广价值。
关键词 VXWORKS S3C4480 RTL8019 网络 MUX接口
下载PDF
集成时钟产生功能的0.18μmCMOS10Gb/s复接器的设计
16
作者 张长春 王志功 +3 位作者 施恩 唐路 黄继伟 郭宇峰 《高技术通讯》 CAS CSCD 北大核心 2012年第5期523-530,共8页
针对传统的复接器(MUX)因没有集成时钟电路而限制了其集成度及应用的问题研究了复接器与时钟电路的集成,并采用中芯国际(SMIC)0.18μm互补金属氧化物半导体(CMOS)工艺设计并实现了一个片内集成时钟产生功能的10Gb/s半速率2:1... 针对传统的复接器(MUX)因没有集成时钟电路而限制了其集成度及应用的问题研究了复接器与时钟电路的集成,并采用中芯国际(SMIC)0.18μm互补金属氧化物半导体(CMOS)工艺设计并实现了一个片内集成时钟产生功能的10Gb/s半速率2:1MUX电路。整个电路由5Gb/s时钟提取电路(CEC)和10Gb/s半速率2:1MUX电路构成。CEC从一路输入数据中提取出5GHz时钟提供给MUX电路。CEC由鉴频鉴相器(PFD)、电压/电流转换电路、环路滤波器及压控振荡器(VCO)构成。Pottbacker型PFD不但可以大幅度扩展环路的捕获带宽,并且由于它能够容忍高达±45。的正交相位误差,因而三级环形VCO能够被采用。测试结果表明,该电路无需任何参考时钟、外接元件及外部手动调谐即可工作。整个芯片面积为670μmX760μm,在1.8V电压下,功耗为180mW,其中核心功耗占60%。 展开更多
关键词 复接器(MUX) 时钟提取 鉴频鉴相器 压控振荡器 脉宽失真
下载PDF
具有MUX模式的新型LUT结构及其优化算法
17
作者 郭旭峰 王作建 +1 位作者 李明 于芳 《深圳大学学报(理工版)》 EI CAS 北大核心 2013年第3期248-253,共6页
针对传统4-LUT实现多路选择器(multiplexer,MUX)时逻辑利用率低,延迟略大的不足,提出具有MUX模式的新型查找表(look-up table,LUT)结构—M-LUT.M-LUT通过改进传统4-LUT结构,使其在兼容传统4-LUT功能的基础上新增MUX模式,仅需配置1个MUX... 针对传统4-LUT实现多路选择器(multiplexer,MUX)时逻辑利用率低,延迟略大的不足,提出具有MUX模式的新型查找表(look-up table,LUT)结构—M-LUT.M-LUT通过改进传统4-LUT结构,使其在兼容传统4-LUT功能的基础上新增MUX模式,仅需配置1个MUX模式的M-LUT即可实现1个MUX4功能,且延迟仅为一级LUT延迟.为M-LUT设计配套的优化算法,以提高M-LUT利用率.实验结果显示,采用M-LUT加优化算法后,LUT资源占用平均减少8.4%,电路时钟频率平均提高3.1%. 展开更多
关键词 微电子学 多路选择器 查找表 MUX优化算法 现场可编程门阵列 电子设计自动化
下载PDF
vxWorks END网口驱动程序设计 被引量:2
18
作者 曹桂平 《微计算机应用》 2008年第12期67-74,共8页
vxWorks下END网口驱动程序是设备驱动程序中较为复杂的一类,论文结合源代码首先从内核层次结构上分析vx-Works下END网口驱动程序的架构,着重分析了作为中间层的MUX接口层与其上层(网络层)和下层(网口驱动程序)之间的关系,之后解释了END... vxWorks下END网口驱动程序是设备驱动程序中较为复杂的一类,论文结合源代码首先从内核层次结构上分析vx-Works下END网口驱动程序的架构,着重分析了作为中间层的MUX接口层与其上层(网络层)和下层(网口驱动程序)之间的关系,之后解释了END网口驱动程序初始化过程,最后给出程序设计中需要注意的一些事项。 展开更多
关键词 VXWORKS END网口驱动 MUX接口层
下载PDF
基于VxWorks的网络设备驱动程序开发研究
19
作者 朱先伟 何宏 +2 位作者 汤璐 李晓伟 刘君 《天津理工大学学报》 2006年第3期23-25,共3页
首先从整体上分析了VxW orks网络系统的基本理论与结构,然后以R tl8139C网卡驱动程序的设计为例,着重阐述了网络设备驱动程序开发方法及其流程.本文对所有基于MUX机制下的VxW orks网络设备驱动程序开发者具有参考价值.
关键词 VXWORKS 网络设备驱动 MUX END
下载PDF
C-MUX2网管信息通道重构方案研究
20
作者 丁伟强 裘卫星 唐立新 《电力信息与通信技术》 2013年第10期77-80,共4页
为解决原有C-MUX2网管通道因配套的马可尼SDH设备改造而中断的问题,通过对网管信息传输机制的深入分析,摒弃了原有利用SDH段开销保留字节传输网管信息的复杂方式,研究新的利用业务通道传输网管信息的方式,提出了2种解决方案,并比较其优... 为解决原有C-MUX2网管通道因配套的马可尼SDH设备改造而中断的问题,通过对网管信息传输机制的深入分析,摒弃了原有利用SDH段开销保留字节传输网管信息的复杂方式,研究新的利用业务通道传输网管信息的方式,提出了2种解决方案,并比较其优缺点,选择简明、可靠的方式,完成了对PCM网管通信的重构。在智能电网建设对通信网络管理提出更高要求的背景下,对PCM网管通信传输问题的解决提供了一种有益的参考思路。 展开更多
关键词 C—MUX2 SDH 段开销 保留字节 网管通道
下载PDF
上一页 1 2 5 下一页 到第
使用帮助 返回顶部