期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于FPGA的Read First模式双口RAM数据延迟器的设计!
1
作者
汤安全
孙静静
《仪表技术》
2014年第6期35-36,44,共3页
基于FPGA的双口RAM数据延迟器通常是在No Change模式下实现的,但在该模式下,系统的时钟频率需是信号频率的两倍。在Read First模式下实现了双口RAM数据延迟器,其系统时钟频率等于信号频率,从而降低了所需系统时钟频率,且该模式下的双口...
基于FPGA的双口RAM数据延迟器通常是在No Change模式下实现的,但在该模式下,系统的时钟频率需是信号频率的两倍。在Read First模式下实现了双口RAM数据延迟器,其系统时钟频率等于信号频率,从而降低了所需系统时钟频率,且该模式下的双口RAM数据延迟器节省了RAM块数量和逻辑单元等FPGA资源。
展开更多
关键词
FPGA
双口RAM
no
change模式
READ
first模式
延迟器
下载PDF
职称材料
题名
基于FPGA的Read First模式双口RAM数据延迟器的设计!
1
作者
汤安全
孙静静
机构
安徽大学物理与材料科学学院
出处
《仪表技术》
2014年第6期35-36,44,共3页
基金
安徽省重大科学仪器设备开发专项(1310115197)
文摘
基于FPGA的双口RAM数据延迟器通常是在No Change模式下实现的,但在该模式下,系统的时钟频率需是信号频率的两倍。在Read First模式下实现了双口RAM数据延迟器,其系统时钟频率等于信号频率,从而降低了所需系统时钟频率,且该模式下的双口RAM数据延迟器节省了RAM块数量和逻辑单元等FPGA资源。
关键词
FPGA
双口RAM
no
change模式
READ
first模式
延迟器
Keywords
FPGA
dual
port RAM
no change mode
read first mode
delay
er
分类号
TP21 [自动化与计算机技术—检测技术与自动化装置]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于FPGA的Read First模式双口RAM数据延迟器的设计!
汤安全
孙静静
《仪表技术》
2014
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部