期刊文献+
共找到141篇文章
< 1 2 8 >
每页显示 20 50 100
浅谈半导体制造企业应急响应管理中的优势与劣势 被引量:3
1
作者 张心晖 《集成电路应用》 2015年第8期38-40,共3页
半导体制造型工厂因其在生产过程中会使用到多种多种易燃易爆、高毒及腐蚀性的化学品,加之大型的锅炉、冰机等特种设备的使用,使得半导体制造公司不期然成为高风险的行业。同时因产品需在洁净环境下进行,如果有火灾发生,那怕只是少量烟... 半导体制造型工厂因其在生产过程中会使用到多种多种易燃易爆、高毒及腐蚀性的化学品,加之大型的锅炉、冰机等特种设备的使用,使得半导体制造公司不期然成为高风险的行业。同时因产品需在洁净环境下进行,如果有火灾发生,那怕只是少量烟雾产生,也会给设备及产品造成很大破坏,从而造成重大损失。本文结合本人在安全管理工作中的一些实践和体会,就半导体企业内的紧急应变管理中的优势与劣势进行分析,并对如何加强与提高管理提出了相应措施。 展开更多
关键词 半导体 芯片工厂 紧急应变
下载PDF
半导体制造行业的微小功率无线通讯系统应用综述
2
作者 李余正 《集成电路应用》 2017年第1期57-60,共4页
这是针对微小功率无线通讯系统在半导体制造行业中的运用进行论述,详细说明了几种微小功率无线通讯技术在半导体制造行业的特点、技术、优势及缺陷,并且提出合理选择无线通讯技术主流产品的策略及该领域未来的发展趋势。通过对比分析了... 这是针对微小功率无线通讯系统在半导体制造行业中的运用进行论述,详细说明了几种微小功率无线通讯技术在半导体制造行业的特点、技术、优势及缺陷,并且提出合理选择无线通讯技术主流产品的策略及该领域未来的发展趋势。通过对比分析了半导体制造企业目前已应用的通信技术的参数和特点。 展开更多
关键词 洁净室 无线通讯技术 微功率 PHS WiFi DECT CDMA
下载PDF
半导体集成电路工艺中电熔丝的研究 被引量:2
3
作者 武洁 《集成电路应用》 2017年第6期57-59,共3页
为了提高集成电路良率,基于熔丝技术的冗余电路被大量应用于集成电路设计中。通过选择不同的熔丝种类,达到集成电路设计对编程条件和编程后熔丝阻值的不同需求。通过优化熔丝器件结构、编程条件等参数实现不同应用需求的熔丝量产。实验... 为了提高集成电路良率,基于熔丝技术的冗余电路被大量应用于集成电路设计中。通过选择不同的熔丝种类,达到集成电路设计对编程条件和编程后熔丝阻值的不同需求。通过优化熔丝器件结构、编程条件等参数实现不同应用需求的熔丝量产。实验中,多晶硅电迁移熔丝发生电迁移时编程电流约为10 mA,只有多晶硅热熔断熔丝编程电流的1/3,这样可以有效减小fuse选择管NMOS的尺寸,减小芯片面积。 展开更多
关键词 多晶硅熔丝 激光熔丝 电熔丝 电迁移熔丝
下载PDF
半导体制程工艺中高温氮气退火缺陷的产生及预防
4
作者 刘继广 《集成电路应用》 2016年第6期33-37,共5页
在半导体器件尺寸不断缩小的背景下,对减少生产过程中所产生的各种缺陷也提出了愈来愈高的要求。高温氮气退火工艺被广泛应用于多种器件的制作工艺中,通过分析缺陷的现象、解析缺陷产生的机理,列举出容易产生缺陷的几种硅片表面状况。... 在半导体器件尺寸不断缩小的背景下,对减少生产过程中所产生的各种缺陷也提出了愈来愈高的要求。高温氮气退火工艺被广泛应用于多种器件的制作工艺中,通过分析缺陷的现象、解析缺陷产生的机理,列举出容易产生缺陷的几种硅片表面状况。常用的预防方法是在升温时通入一定比例的氧气,在硅晶体表面生成氧化硅作为保护层,此方法适用于新产品开发,但对于量产品来说,这种方法可能会有些局限性。相比而言采用低温氧化的方法预防缺陷的产生更有优势,并经实验表明此方法能显著减少对器件电学参数的影响,简单易用、具有可复制性,适用于解决半导体制造中的同类问题。 展开更多
关键词 高温氮气退火 缺陷 硅晶体 氧化膜
下载PDF
半导体生产中晶圆盒污染的管理
5
作者 袁力 干正宇 《移动信息》 2015年第7期50-51,共2页
晶圆盒在半导体生产中主要起到放置和输送晶圆的作用。在半导体生产过程中,考虑到晶圆盒有可能受到的污染,生产流程中已经设置了晶圆盒清洗的标准步骤,即使这样,随着使用年限的增加以及异常晶圆和机台的影响,晶圆盒的污染问题已经... 晶圆盒在半导体生产中主要起到放置和输送晶圆的作用。在半导体生产过程中,考虑到晶圆盒有可能受到的污染,生产流程中已经设置了晶圆盒清洗的标准步骤,即使这样,随着使用年限的增加以及异常晶圆和机台的影响,晶圆盒的污染问题已经不能够被正常的清洗步骤所能解决,出于对质量和成本的考量,晶圆厂有必要在最初晶圆厂制程设计的基础上加强对于晶圆盒污染的管理。本文着重探讨了晶圆污染的机理,检测方法以及污染的晶圆盒的重复利用。 展开更多
关键词 晶圆 晶圆盒 污染 缺陷
下载PDF
半导体晶圆代工厂突发环境事件风险评估方法的构建
6
作者 朱麟 《中文科技期刊数据库(文摘版)工程技术》 2021年第1期261-261,263,共2页
风险评估是分析建设项目存在的潜在危险和有害因素,分析突发事故对周边环境影响和人身安全损害程度,提出合理防范措施和应急预案,使事故影响达到可接受水平。半导体晶圆代工厂在生产晶圆的过程中使用到的危险化学品种类较多,涉及剧毒化... 风险评估是分析建设项目存在的潜在危险和有害因素,分析突发事故对周边环境影响和人身安全损害程度,提出合理防范措施和应急预案,使事故影响达到可接受水平。半导体晶圆代工厂在生产晶圆的过程中使用到的危险化学品种类较多,涉及剧毒化学品、监控化学品、易制爆、易制毒等化学品的使用和储存,存在的主要危险有害因素有火灾爆炸、化学品泄漏、污染物处理设施非正常运转等环境风险。文章探讨了半导体晶圆代工厂环境风险评估的构建。 展开更多
关键词 突发环境事件 风险评估 晶圆厂
下载PDF
半导体器件测试文件处理之研究
7
作者 张奇 《电子测试》 2018年第2期73-74,66,共3页
随着半导体技术的不断进步,半导体器件在工业科技领域的应用不断增长,为保证半导体企业输出质量上乘、品质优良的产品,对半导体器件测试的要求也不断提高。通过对半导体测试中测试数据、测试向量、测试结果等测试文件处理和分析研究,对... 随着半导体技术的不断进步,半导体器件在工业科技领域的应用不断增长,为保证半导体企业输出质量上乘、品质优良的产品,对半导体器件测试的要求也不断提高。通过对半导体测试中测试数据、测试向量、测试结果等测试文件处理和分析研究,对于应用到半导体设计、制造等关键环节具有十分重要的技术意义和经济意义。 展开更多
关键词 半导体器件 测试文件 处理
下载PDF
半导体企业职业健康工作浅析
8
作者 黄美华 《科技与企业》 2015年第15期70-70,共1页
当前社会的经济环境和科技环境的背景下,随着社会的发展和进步促进了半导体产业的发展。对于这样一个高速发展的半导体行业,对员工的职业健康的要求也比较高,切实有效的将半导体企业的职业健康标准落到实处,提高职业安全的等级,避免职... 当前社会的经济环境和科技环境的背景下,随着社会的发展和进步促进了半导体产业的发展。对于这样一个高速发展的半导体行业,对员工的职业健康的要求也比较高,切实有效的将半导体企业的职业健康标准落到实处,提高职业安全的等级,避免职业伤害的可能性,是非常有必要的。 展开更多
关键词 半导体企业 职业健康 浅析
下载PDF
IGBT产品制造过程中的应力改善方法研究
9
作者 杨继业 姚毅 《集成电路应用》 2017年第4期47-52,共6页
随着世界各国对节能减排的需求越来越迫切,IGBT在变频家电、工业控制、电动及混合动力汽车、新能源、智能电网等诸多产业获得了广泛的应用空间。与普通MOSFET产品不同,IGBT使用FZ Sub,且Trench深度也因耐压高的要求而更深,因而更需要降... 随着世界各国对节能减排的需求越来越迫切,IGBT在变频家电、工业控制、电动及混合动力汽车、新能源、智能电网等诸多产业获得了广泛的应用空间。与普通MOSFET产品不同,IGBT使用FZ Sub,且Trench深度也因耐压高的要求而更深,因而更需要降低制造过程中的应力变化,提高生产流通性及产品的可靠性。通过对IGBT制造过程中的应力缓解做了一系列研究,并对Trench Poly工艺及后续热处理过程的优化形成了可量产的IGBT工艺流程。 展开更多
关键词 IGBT FZ WAFER 应力 TRENCH Poly
下载PDF
在VLSI制造中基于辅助图形的灰度光刻形成三维结构
10
作者 王雷 张雪 王辉 《半导体技术》 CAS 北大核心 2024年第9期832-837,共6页
半导体器件从单一的二维尺度微缩转向更复杂的三维物理结构,而其传统的制造方法与以硅基逻辑或存储器为主的超大规模集成电路(VLSI)制造工艺的兼容性越来越差。灰度光刻是一种实现三维结构的可行技术方案,但因物理尺寸受限和大规模制造... 半导体器件从单一的二维尺度微缩转向更复杂的三维物理结构,而其传统的制造方法与以硅基逻辑或存储器为主的超大规模集成电路(VLSI)制造工艺的兼容性越来越差。灰度光刻是一种实现三维结构的可行技术方案,但因物理尺寸受限和大规模制造成本过高,无法被直接应用于超大规模集成电路制造。提出了一种基于辅助图形的灰度光刻技术,通过辅助图形而非传统灰度光刻调整光源或透过介质的方法来调整光强分布,并结合光刻胶筛选方法,实现了仅通过调整单一光刻工艺模块,就使现有超大规模集成电路制造工艺生产线可低成本地兼容三维结构器件制造。制作了三维结构的微电子机械系统(MEMS)运动传感器,从而验证了所提出工艺的可行性。 展开更多
关键词 超越摩尔定律 超大规模集成电路(VLSI)制造 灰度光刻 辅助图形 微电子机械系统(MEMS) 分立器件
下载PDF
集成电路制造中应力位错的改善方法研究
11
作者 程江伟 《集成电路应用》 2021年第7期56-58,共3页
针对集成电路制造过程中遇到的硅晶体滑移位错以及其引发的低良率问题(表现为器件漏电),提出改变衬底硅的形貌结构(角度)来改善滑移位错的方法。减小衬底硅的倾斜角度可以提高衬底硅材料的应力耐受能力,其机理是通过改变硅衬底的形貌结... 针对集成电路制造过程中遇到的硅晶体滑移位错以及其引发的低良率问题(表现为器件漏电),提出改变衬底硅的形貌结构(角度)来改善滑移位错的方法。减小衬底硅的倾斜角度可以提高衬底硅材料的应力耐受能力,其机理是通过改变硅衬底的形貌结构,增大衬底硅承受机械应力的有效体积,分散和缓释了上电时电场力和机械应力的综合冲击。相应地,当滑移位错缺陷发生时,缓释的应力也会降低位错的传导速率,从而抑制位错缺陷的传导范围。电性参数表明:在可获得的衬底硅角度的范围内,越小的衬底硅倾斜角度,在高压测试时就具有越高的击穿电压,即具有更好的耐压性能。同时用来表征器件漏电的参数(IDDQ)也表明:越小的衬底硅倾斜角度也对应着较少的漏电和相对收敛的漏电数值分布。这两个电学参数都表明:在研究的范围内,衬底硅的倾斜角度越小,应力诱生的滑移位错就越少,即改变衬底硅的倾斜角度,可以有效地抑制滑移位错缺陷的产生,从而提高芯片的电学性能,提高产品的良率和可靠性。 展开更多
关键词 集成电路制造 位错 浅槽隔离 应力 电学性能
下载PDF
HARP-SiCoNi工艺在量产环境下提升高台阶比浅沟道隔离填充能力的研究
12
作者 倪立华 丁亚钦 李宗旭 《集成电路应用》 2024年第4期52-54,共3页
阐述基于量产环境中“高台阶比”的“非标准V型”STI结构,使用传统的HARP和SiCoNi组合工艺研究该结构Void Free的填充方案,并测试HARP预沉积厚度和SiCoNi刻蚀量的工艺窗口,实现量产环境下“高台阶比”的“非标准V型”沟槽Void Free填充。
关键词 集成电路制造 STI填充 HARP SiCoNi VOID
下载PDF
人工智能技术对集成电路制造的影响分析
13
作者 倪韵 《集成电路应用》 2024年第2期41-43,共3页
阐述AI技术的发展对集成电路制造行业的宏观影响,分析AI技术对集成电路制造各环节的影响,包括对工艺整合、良率提高、掩膜光刻、蚀刻和清洗、薄膜技术、扩散技术等各个具体生产环节的影响。AI技术的发展对集成电路制造的影响将是革命性的。
关键词 人工智能 集成电路制造 工艺整合 良率提高
下载PDF
集成电路制造过程中的质量工具应用 被引量:2
14
作者 戴敏洁 《集成电路应用》 2020年第6期27-29,共3页
质量工具在集成电路制造过程中应用的主要目的是为了保证晶圆产品的质量符合客户需求。质量工具直接关系着企业在行业中的竞争力,客户满意度,规模和技术发展。质量工具种类繁多,企业选择合适的质量工具来构建自己的质量体系。华虹宏力... 质量工具在集成电路制造过程中应用的主要目的是为了保证晶圆产品的质量符合客户需求。质量工具直接关系着企业在行业中的竞争力,客户满意度,规模和技术发展。质量工具种类繁多,企业选择合适的质量工具来构建自己的质量体系。华虹宏力半导体制造有限公司通过PDCA问题的解决方法,基于精益生产、乌龟图等质量工具完善企业的质量体系,从而提升晶圆产品在制造过程中的质量和客户满意度,增加公司的市场竞争力,有显著的效果。应用案例不仅对于晶圆制造行业,对于所有智能制造企业都有积极的借鉴意义。 展开更多
关键词 集成电路制造 质量控制 SPC CP FMEA APQP PCCB MRB CAPA MSA CIP DCC SOP 审核
下载PDF
0.18μm BCD工艺平台LogicEE IP的数据保持力
15
作者 李国强 杨新杰 《电子与封装》 2014年第12期25-28,共4页
研究表明,0.18μm BCD工艺中SAB膜的厚度对Logic EE IP的数据保持力特性有重大影响。SAB膜越厚,Logic EE IP的数据保持力特性越好;如果SAB膜厚度小于一定尺寸,那么Logic EE IP的数据保持力将会失效。因此适当的SAB膜厚度对保证Logic EE... 研究表明,0.18μm BCD工艺中SAB膜的厚度对Logic EE IP的数据保持力特性有重大影响。SAB膜越厚,Logic EE IP的数据保持力特性越好;如果SAB膜厚度小于一定尺寸,那么Logic EE IP的数据保持力将会失效。因此适当的SAB膜厚度对保证Logic EE IP的数据保持力通过合格性测试非常重要。主要研究在标准工艺条件下,通过3种SAB膜厚(标准厚度55 nm、80 nm和100 nm)、老衬底(标准厚度55 nm)、新衬底延长清洗时间(标准厚度55 nm)以及新衬底新生长材料的SAB膜(标准厚度55 nm)等试验,最终确定了在华虹宏力0.18μm BCD工艺平台上,当SAB膜厚度为100 nm时,Logic EE IP核的数据保持力通过了JEDEC标准的合格性测试。 展开更多
关键词 0.18μm BCD工艺 LogicEE IP SAB膜 数据保持力
下载PDF
集成电路制造企业安全文化建设的探索 被引量:1
16
作者 徐永飞 《集成电路应用》 2018年第8期48-51,共4页
集成电路制造工艺的特性,制程中的扩散、离子植入、化学气相沉积、蚀刻和光刻等工序中所使用的危险化学品,大多具有易燃性、可燃性、有毒性、腐蚀性等危害特性,给生产中带来了火灾、爆炸、中毒等潜在的高安全风险。成功的集成电路制造... 集成电路制造工艺的特性,制程中的扩散、离子植入、化学气相沉积、蚀刻和光刻等工序中所使用的危险化学品,大多具有易燃性、可燃性、有毒性、腐蚀性等危害特性,给生产中带来了火灾、爆炸、中毒等潜在的高安全风险。成功的集成电路制造企业安全文化主要体现在健全的安全管理体制、有效的安全措施与制度的建设,以及通过各种方式培养员工警钟长鸣的"安全第一"的意识形态,这一点尤为重要。养成安全的思维方式、行为准则、道德观以及价值观等比硬性的规定更有长远的效用。 展开更多
关键词 集成电路制造 安全管理体制 制度建设
下载PDF
晶圆制造中APQP提升研发产品质量的应用 被引量:1
17
作者 戴敏洁 《集成电路应用》 2020年第5期40-42,共3页
基于集成电路制造的质量管控和提高在晶圆制造过程中,分析了在晶圆研发阶段运用APQP工具,结合多种质量工具,在晶圆制造阶段的早期整合应用,提升晶圆产品质量。
关键词 集成电路制造 产品质量先期策划 质量控制
下载PDF
钨(W)台阶覆盖填充能力的研究 被引量:1
18
作者 李飞 《电子技术与软件工程》 2016年第10期110-111,共2页
本文根据钨(W)的相关特性,对其与工艺的影响和关系进行了研究,通过实验并分析证实了钨(W)在接触孔或通孔的填充能力与相关工艺条件存在着一定的相关性。
关键词 钨(W) 接触孔 通孔
下载PDF
财务分析对集成电路制造企业经营决策的影响
19
作者 黄英娜 《产业创新研究》 2020年第23期71-73,共3页
随着中兴、华为事件的发酵,大家渐渐开始关注集成电路这个行业,尤其是2019年新推出的科创版,更是吸引了一批集成电路企业上市,把集成电路行业推上了风口浪尖,成为大家日常关注的焦点。众所周知,集成电路是一个需要大量资金的行业,尤其... 随着中兴、华为事件的发酵,大家渐渐开始关注集成电路这个行业,尤其是2019年新推出的科创版,更是吸引了一批集成电路企业上市,把集成电路行业推上了风口浪尖,成为大家日常关注的焦点。众所周知,集成电路是一个需要大量资金的行业,尤其是集成电路制造企业,更是“吞金兽”。目前,新建一条先进的12英寸集成电路生产线,大概需要投资50-60亿美元,对于如此巨额投资的公司,在日常的营运中需要什么样的财务分析报告来支持企业经营决策,财务分析又受到哪些限制,并如何改善,本文从将从上述几方面展开论述,提出问题和改进措施。 展开更多
关键词 集成电路制造企业 财务分析 问题 措施
下载PDF
低应力非晶硅薄膜的制备
20
作者 王剑敏 《电子测试》 2017年第5X期46-48,共3页
本文研究了三种降低非晶硅材料应力的手段:优化工艺参数。通过N2退火,将非晶硅的压应力变为张应力。通过额外的掺杂硼来改变非晶硅的应力。最初加入硼掺杂后应力会发生突变,但随着同步掺杂的浓度增加,最终的应力变化会趋向缓和。通过综... 本文研究了三种降低非晶硅材料应力的手段:优化工艺参数。通过N2退火,将非晶硅的压应力变为张应力。通过额外的掺杂硼来改变非晶硅的应力。最初加入硼掺杂后应力会发生突变,但随着同步掺杂的浓度增加,最终的应力变化会趋向缓和。通过综合利用以上三个手段,最终的实际结果达到了预定的低应力目标。 展开更多
关键词 低应力 非晶硅 微机械 半导体制造
下载PDF
上一页 1 2 8 下一页 到第
使用帮助 返回顶部