信道均衡器是无线传感网OFDM系统的关键部分,传统均衡器设计在信道估计精度或电路复杂度上效果不佳。为使均衡器更精确、复杂度更低,采用快速LMMSE算法进行信道估计与均衡,定制了精简的20位浮点数进行均衡器电路设计。电路经过综合、仿...信道均衡器是无线传感网OFDM系统的关键部分,传统均衡器设计在信道估计精度或电路复杂度上效果不佳。为使均衡器更精确、复杂度更低,采用快速LMMSE算法进行信道估计与均衡,定制了精简的20位浮点数进行均衡器电路设计。电路经过综合、仿真与FPGA验证,结果表明,均衡器电路复杂度低,性能显著提高。相比于传统LS算法均衡器,在资源消耗仅增加27.27%的情况下,16 d B载噪比下误码率降低了89.8%,实现了低复杂度高性能的均衡器电路。展开更多
设计了一个基于SOC系统的触摸屏逐次逼近型结构的10 bit 2Msps模数转换器(ADC)。高精度比较器和Bootstrap开关应用于设计电路中,提高了芯片速度和降低了功耗。芯片采用SMIC0.18μm 1P6M CMOS工艺流片,版图面积为0.25mm2,2MHz工作时平均...设计了一个基于SOC系统的触摸屏逐次逼近型结构的10 bit 2Msps模数转换器(ADC)。高精度比较器和Bootstrap开关应用于设计电路中,提高了芯片速度和降低了功耗。芯片采用SMIC0.18μm 1P6M CMOS工艺流片,版图面积为0.25mm2,2MHz工作时平均功耗为3.1mW。输入频率320kHz时,信噪比(SNR)为56dB,ENOB为9.05bit,无杂散动态范围(SFDR)为66.56dB,微分非线性(DNL)为0.8LSB,积分非线性(INL)为1.4LSB。展开更多
集成电路制造技术的迅速发展已经可以把一个完整的电子系统集成到一个芯片上即所谓的系统级芯片 (Sys tem on Chip ,简称SoC)。传统的设计方法是将硬件和软件分开来设计的 ,在硬件设计完成并生产出样片后才能调试软件。本文介绍了针对...集成电路制造技术的迅速发展已经可以把一个完整的电子系统集成到一个芯片上即所谓的系统级芯片 (Sys tem on Chip ,简称SoC)。传统的设计方法是将硬件和软件分开来设计的 ,在硬件设计完成并生产出样片后才能调试软件。本文介绍了针对于系统级芯片设计的软硬件协同设计技术 (co design)的概念和设计流程 。展开更多
文摘信道均衡器是无线传感网OFDM系统的关键部分,传统均衡器设计在信道估计精度或电路复杂度上效果不佳。为使均衡器更精确、复杂度更低,采用快速LMMSE算法进行信道估计与均衡,定制了精简的20位浮点数进行均衡器电路设计。电路经过综合、仿真与FPGA验证,结果表明,均衡器电路复杂度低,性能显著提高。相比于传统LS算法均衡器,在资源消耗仅增加27.27%的情况下,16 d B载噪比下误码率降低了89.8%,实现了低复杂度高性能的均衡器电路。
文摘设计了一个基于SOC系统的触摸屏逐次逼近型结构的10 bit 2Msps模数转换器(ADC)。高精度比较器和Bootstrap开关应用于设计电路中,提高了芯片速度和降低了功耗。芯片采用SMIC0.18μm 1P6M CMOS工艺流片,版图面积为0.25mm2,2MHz工作时平均功耗为3.1mW。输入频率320kHz时,信噪比(SNR)为56dB,ENOB为9.05bit,无杂散动态范围(SFDR)为66.56dB,微分非线性(DNL)为0.8LSB,积分非线性(INL)为1.4LSB。
文摘集成电路制造技术的迅速发展已经可以把一个完整的电子系统集成到一个芯片上即所谓的系统级芯片 (Sys tem on Chip ,简称SoC)。传统的设计方法是将硬件和软件分开来设计的 ,在硬件设计完成并生产出样片后才能调试软件。本文介绍了针对于系统级芯片设计的软硬件协同设计技术 (co design)的概念和设计流程 。