期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
FPGA逻辑资源重配置测试技术研究 被引量:2
1
作者 张惠国 徐彦峰 +2 位作者 曹正州 于大鑫 于宗光 《固体电子学研究与进展》 CAS CSCD 北大核心 2011年第3期292-297,共6页
针对FPGA的逻辑资源测试,提出了一种内建自测试方法。测试中逻辑资源划分为不同功能器件,对应各个功能器件设计了相应的BIST测试模板。在此基础上进一步利用FPGA的部分重配置性能优化BIST、测试过程,最终在统一的BIST测试框架下,采用相... 针对FPGA的逻辑资源测试,提出了一种内建自测试方法。测试中逻辑资源划分为不同功能器件,对应各个功能器件设计了相应的BIST测试模板。在此基础上进一步利用FPGA的部分重配置性能优化BIST、测试过程,最终在统一的BIST测试框架下,采用相对较少的配置次数完成了逻辑资源固定故障的全覆盖测试。 展开更多
关键词 FPGA测试 逻辑资源 内建自测试 部分重配置
下载PDF
一种基于层次式FPGA的扩展布线算法
2
作者 李晓磊 张梅娟 +1 位作者 于大鑫 徐彦峰 《微电子学与计算机》 CSCD 北大核心 2012年第6期37-41,共5页
实现了一种基于Virtex架构的FPGA芯片,测试其单长线及直连开关连通情况的布线算法;巧妙地利用了FPGA结构层次化这一特点,采用轮回行布线整体扩展的方法进行布线,布线过程中,利用整体分组、多点布线、综合评优等多套策略,有效降低了后期... 实现了一种基于Virtex架构的FPGA芯片,测试其单长线及直连开关连通情况的布线算法;巧妙地利用了FPGA结构层次化这一特点,采用轮回行布线整体扩展的方法进行布线,布线过程中,利用整体分组、多点布线、综合评优等多套策略,有效降低了后期资源冲突几率和回退率,极大地提高了布线质量和布线效率;拆除重布的过程又采用部分而非整体拆除的机制,大大减少了拆线数量,显著提高了运行速度;实验结果表明,本算法具有布线效率高、单长线资源覆盖率高、故障定位准确率高等优势. 展开更多
关键词 层次化 扩展 整体分组 多点布线 综合评优 拆除重布
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部