期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
规则LDPC码在GPU上的加速译码
被引量:
4
1
作者
任计林
车书玲
郑征
《西安电子科技大学学报》
EI
CAS
CSCD
北大核心
2017年第3期25-30,共6页
针对图形处理器高速并行的特点和规则低密度奇偶校验码译码过程中的可并行部分,提出了使用图形处理器来加速规则低密度奇偶校验码译码的方法.该方法在图形处理器上采用以节点的边并行代替节点并行进行译码,提高了线程利用率;同时,在译...
针对图形处理器高速并行的特点和规则低密度奇偶校验码译码过程中的可并行部分,提出了使用图形处理器来加速规则低密度奇偶校验码译码的方法.该方法在图形处理器上采用以节点的边并行代替节点并行进行译码,提高了线程利用率;同时,在译码过程中采用图形处理器高速的片上内存——共享内存和寄存器来存储数据,使数据存储减少对全局内存的依赖,缩短数据访问时间.仿真结果显示,使用边并行和片上内存,译码速度约是图形处理器不使用文中优化方法的低密度奇偶校验码译码程序的5.32~10.41倍.
展开更多
关键词
低密度奇偶校验码
图形处理器
统一计算设备架构
并行计算
共享内存
寄存器
下载PDF
职称材料
题名
规则LDPC码在GPU上的加速译码
被引量:
4
1
作者
任计林
车书玲
郑征
机构
西安电子科技大学综合业务网理论及关键技术国家重点实验室
出处
《西安电子科技大学学报》
EI
CAS
CSCD
北大核心
2017年第3期25-30,共6页
基金
国家自然科学基金资助项目(61101148)
中央高校基本科研业务费专项资金资助项目(K5051301008)
文摘
针对图形处理器高速并行的特点和规则低密度奇偶校验码译码过程中的可并行部分,提出了使用图形处理器来加速规则低密度奇偶校验码译码的方法.该方法在图形处理器上采用以节点的边并行代替节点并行进行译码,提高了线程利用率;同时,在译码过程中采用图形处理器高速的片上内存——共享内存和寄存器来存储数据,使数据存储减少对全局内存的依赖,缩短数据访问时间.仿真结果显示,使用边并行和片上内存,译码速度约是图形处理器不使用文中优化方法的低密度奇偶校验码译码程序的5.32~10.41倍.
关键词
低密度奇偶校验码
图形处理器
统一计算设备架构
并行计算
共享内存
寄存器
Keywords
low density parity-check (LDPC) codes
graphic processing unit (GPU)
compute unified device architecture(CUDA)
parallel computing
shared memory
registers
分类号
TN911.2 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
规则LDPC码在GPU上的加速译码
任计林
车书玲
郑征
《西安电子科技大学学报》
EI
CAS
CSCD
北大核心
2017
4
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部