期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于FPGA的神经网络的硬件实现
被引量:
9
1
作者
汪光森
伍行键
李誉
《电子技术应用》
北大核心
1999年第12期23-25,共3页
介绍神经网络VLSI硬件实现的基本情况和电路原理图与VHOL混合设计方法的概念,在此基础上利用单片FPCA设计出了白64个神经元组成的具有片内学习功能的三层EBP神经网络电路,其学习速度达到每秒三千万次以上连接权值的...
介绍神经网络VLSI硬件实现的基本情况和电路原理图与VHOL混合设计方法的概念,在此基础上利用单片FPCA设计出了白64个神经元组成的具有片内学习功能的三层EBP神经网络电路,其学习速度达到每秒三千万次以上连接权值的修正,并对其工作过程进行了较详细的分析,指出了制造ASIC芯片时应做的改进。
展开更多
关键词
VLSI
神经网络
硬件
FPGA
集成电路
下载PDF
职称材料
题名
基于FPGA的神经网络的硬件实现
被引量:
9
1
作者
汪光森
伍行键
李誉
机构
武汉华中理工大学力学系
出处
《电子技术应用》
北大核心
1999年第12期23-25,共3页
文摘
介绍神经网络VLSI硬件实现的基本情况和电路原理图与VHOL混合设计方法的概念,在此基础上利用单片FPCA设计出了白64个神经元组成的具有片内学习功能的三层EBP神经网络电路,其学习速度达到每秒三千万次以上连接权值的修正,并对其工作过程进行了较详细的分析,指出了制造ASIC芯片时应做的改进。
关键词
VLSI
神经网络
硬件
FPGA
集成电路
分类号
TN470.2 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于FPGA的神经网络的硬件实现
汪光森
伍行键
李誉
《电子技术应用》
北大核心
1999
9
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部