期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于FPGA的神经网络的硬件实现 被引量:9
1
作者 汪光森 伍行键 李誉 《电子技术应用》 北大核心 1999年第12期23-25,共3页
介绍神经网络VLSI硬件实现的基本情况和电路原理图与VHOL混合设计方法的概念,在此基础上利用单片FPCA设计出了白64个神经元组成的具有片内学习功能的三层EBP神经网络电路,其学习速度达到每秒三千万次以上连接权值的... 介绍神经网络VLSI硬件实现的基本情况和电路原理图与VHOL混合设计方法的概念,在此基础上利用单片FPCA设计出了白64个神经元组成的具有片内学习功能的三层EBP神经网络电路,其学习速度达到每秒三千万次以上连接权值的修正,并对其工作过程进行了较详细的分析,指出了制造ASIC芯片时应做的改进。 展开更多
关键词 VLSI 神经网络 硬件 FPGA 集成电路
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部