-
题名基于DDS的Ka频段小步进捷变频频率综合器设计
被引量:8
- 1
-
-
作者
冯占群
李洪涛
宋旸
-
机构
中华通信系统有限责任公司河北分公司
中国电子科技集团公司第五十四研究所
北京无线电计量测试研究所
-
出处
《无线电工程》
2017年第7期86-89,共4页
-
基金
海洋公益性行业科研专项基金资助项目(2013418028)
-
文摘
在通信、雷达和电子对抗系统中,频率综合器的频率步进、换频时间对系统的指标有重要影响。基于对DDS和锁相合成方式的理论分析和比较,结合DDS与锁相合成方式的优点,通过使用AD公司的最新DDS产品AD9914和优化设计,提出一种Ka频段宽带小步进捷变频频率合成器的实现方案,对合成器的相位噪声、杂散抑制和换频时间指标进行了理论分析。结果表明,该频率综合器在24~32 GHz输出频率下,最小频率步进可以达到300 Hz,换频时间优于10μs。
-
关键词
频率合成
小步进
捷变频
直接数字频率合成
锁相环
-
Keywords
frequency synthesis
small s te p
frequency agility
DDS
PLL
-
分类号
TN743
[电子电信—电路与系统]
-
-
题名一种基于VPX总线的频谱监测设备设计方法
被引量:2
- 2
-
-
作者
冯占群
赵红训
-
机构
中华通信系统有限责任公司河北分公司
中国电子科技集团公司第五十四研究所
-
出处
《通信对抗》
2017年第1期46-48,60,共4页
-
基金
国家高新技术研究发展计划(863计划
2015AA7111087)
-
文摘
针对当前通信系统对频谱监测设备提出的更高要求,提出了一种基于VPX总线的频谱监测设备设计方法。该方法基于标准化、通用化和模块化的设计理念,采用了VPX总线技术,大幅提升了内部数据传输速度和信号处理能力;设备软件自动加载和硬件可重构可扩展的特性,又大大提高了对信号的监测分析能力和并行处理能力,充分适应了未来新形势下复杂电磁环境频谱监测需求。
-
关键词
频谱监测
VPX总线
SRIO
可重构
标准化
通用化
-
Keywords
spectrum detection
VPX bus
SRIO
reconfiguration
standardization
generalization
-
分类号
TN97
[电子电信—信号与信息处理]
-
-
题名C频段小步进低相噪频率合成器的设计与实现
被引量:1
- 3
-
-
作者
冯占群
李青平
-
机构
中国电子科技集团公司电子第五十四研究所
-
出处
《产业与科技论坛》
2011年第21期106-107,共2页
-
文摘
本文介绍了C频段小步进低相噪频率合成器的设计与实现。在研制中通过采用混频式锁相环方案,大大降低了环内分频比,引入DDS激励PLL设计理念,选用低噪声器件,以及采用D/A预置方式引导捕获电路,从而实现了低相噪、低杂散、小步进等指标。并通过对频率合成器的指标分析,阐述了在混频式锁相环方案各部分的工作原理及在设计过程中需要注意的一些问题。
-
关键词
DDS
PLL
低杂散
低相位噪声
小步进
-
分类号
TN74
[电子电信—电路与系统]
-
-
题名HMC830芯片的一种应用
被引量:2
- 4
-
-
作者
柳星普
李青平
冯占群
-
机构
中国电子科技集团公司第五十四研究所
中国电子科技集团公司电子第五十四研究所
-
出处
《产业与科技论坛》
2013年第9期61-62,共2页
-
文摘
Hittite公司HMC830与可调参考理念的结合,不仅丰富了HMC830的应用领域,对过去的一些频率合成方式提供了改进措施,也大大提高了诸多综合器的整体性能。通过对HMC830作为可调参考源的应用实例,减小了综合器的体积,降低了功耗、成本,在具有较低相位噪声的前提下,大大提高了杂散抑制,通过增加DDS,使综合器的频率步进可达1Hz。
-
关键词
HMC830
PLL
低杂散
低相位噪声
小步进
-
分类号
TN74
[电子电信—电路与系统]
-
-
题名一种小型化PLL电路的设计方案
被引量:1
- 5
-
-
作者
薛猛
冯占群
-
机构
河北远东通信系统工程有限公司
-
出处
《产业与科技论坛》
2013年第11期73-73,127,共2页
-
文摘
本文介绍了一种基于ADF4360系列高集成PLL电路的设计与实现,对该系列芯片和主要电路设计都进行了详细的阐述,并对最终的指标进行了仿真,使该设计方案具备了体积小、低功耗、低相位噪声、杂散抑制高等特点,达到了预期的效果,为今后的频率综合器小型化发展提供了一些可以借鉴的经验。
-
关键词
PLL
小型化
低功耗
低相位噪声
-
分类号
TN752
[电子电信—电路与系统]
-