期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
一种折叠内插式高速模数转换器的设计 被引量:1
1
作者 刘斌乙 戎蒙恬 郑晔鑫 《信息技术》 2007年第5期17-21,共5页
描述了一种8bit,125MS/s采样率的折叠内插式ADC采用折叠内插结构设计。系统采用全并行结构的粗量化器实现高3位的量化编码,细量化部分采用折叠内插结构实现低5位的量化编码。电路设计中涉及分布式采样保持电路、折叠内插电路并在文章最... 描述了一种8bit,125MS/s采样率的折叠内插式ADC采用折叠内插结构设计。系统采用全并行结构的粗量化器实现高3位的量化编码,细量化部分采用折叠内插结构实现低5位的量化编码。电路设计中涉及分布式采样保持电路、折叠内插电路并在文章最后提出一种粗量化修正电路设计。通过HSPICE仿真测试,在采样频率为125MHz下对100M以内的输入频率测试,ADC信噪比达到40.0dB以上,功耗仅为170mW。 展开更多
关键词 模数转换器 折叠内插 粗量化修正
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部