期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
与工艺、电源电压和温度无关的低功耗振荡环设计 被引量:1
1
作者 刘祥昕 李文宏 《固体电子学研究与进展》 CAS CSCD 北大核心 2010年第2期269-275,共7页
分析了传统片外时钟和片内时钟各自的特点和应用背景,在Chartered 0.35μm CMOS工艺下实现了一个低功耗PVT(工艺、电源电压、温度无关)振荡环,对片内时钟的稳定性和功耗进行改进。该振荡环无需精准的电压源,采用了误差补偿技术,通过... 分析了传统片外时钟和片内时钟各自的特点和应用背景,在Chartered 0.35μm CMOS工艺下实现了一个低功耗PVT(工艺、电源电压、温度无关)振荡环,对片内时钟的稳定性和功耗进行改进。该振荡环无需精准的电压源,采用了误差补偿技术,通过偏置电压和延时单元的相互补偿,使得振荡频率对于工艺、温度和电源电压均有较大的容差能力。并且由于针对延时单元补偿的方式,令周期大小易于调整。蒙特卡罗仿真显示,工艺误差引起的偏差要比补偿前的偏差减小了60%。流片测试结果表明,在工作温度变化范围0~100°C时,振荡环输出的频率偏差为±3.22%;在电源电压变化范围为2.8~3.8 V时,振荡环输出的频率偏差为±3.36%;在电源电压3.3 V的情况下,整个芯片消耗的电流为950μA。 展开更多
关键词 误差补偿 振荡环 工艺、电源电压、温度 低功耗 蒙特卡罗
下载PDF
A dual VCDL DLL based gate driver for zero-voltage-switching DC-DC converter
2
作者 田鑫 刘祥昕 李文宏 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2010年第7期137-143,共7页
This paper presents a dual voltage-controlled-delay-line(VCDL) delay-lock-loop(DLL) based gate driver for a zero-voltage-switching(ZVS) DC-DC converter.Using the delay difference of two VCDLs for the dead time c... This paper presents a dual voltage-controlled-delay-line(VCDL) delay-lock-loop(DLL) based gate driver for a zero-voltage-switching(ZVS) DC-DC converter.Using the delay difference of two VCDLs for the dead time control,the dual VCDL DLL is able to implement ZVS control with high accuracy while keeping good linearity performance of the DLL and low power consumption.The design is implemented in the CSM 2P4M 0.35μm CMOS process.The measurement results indicate that an efficiency improvement of 2%-4%is achieved over the load current range from 100 to 600 mA at 4 MHz switching frequency with 3.3 V input and 1.3 V output voltage. 展开更多
关键词 voltage-control-delay-line delay-lock-loop delay-unit ZERO-VOLTAGE-SWITCHING pseudo-current-control-inverter
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部