期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
DDR3时序分析与设计 被引量:7
1
作者 李晋文 胡军 +2 位作者 曹跃胜 史林森 肖立权 《计算机科学》 CSCD 北大核心 2012年第4期293-295,F0003,共4页
DDR3存储器已经成为目前服务器和计算机系统的主流应用,虽然DDR3采用双参考电压片上校准引擎、动态ODT、fly-by拓扑以及write-leveling等技术在一定程度上提高了信号完整性,但其时序的分析与设计实现仍然比较困难。针对某自研处理器及... DDR3存储器已经成为目前服务器和计算机系统的主流应用,虽然DDR3采用双参考电压片上校准引擎、动态ODT、fly-by拓扑以及write-leveling等技术在一定程度上提高了信号完整性,但其时序的分析与设计实现仍然比较困难。针对某自研处理器及服务器主板设计,简要介绍了DDR3源同步信号传输的基本原理,使用时域信号仿真工具,量化分析了DDR3系统通道中影响时序的主要因素,并对DDR3的写操作时序进行了分析与裕量计算。仿真结果表明,信号占空比失真程度随着信号ODT值的改变和同时开关的I/O数目增加加剧了3%~5%,而串扰引入的时序偏斜可达218ps。 展开更多
关键词 DDR3存储器 时序分析 仿真
下载PDF
DDR3系统混合建模与协同仿真 被引量:1
2
作者 李晋文 曹跃胜 +2 位作者 胡军 史林森 肖立权 《计算机研究与发展》 EI CSCD 北大核心 2012年第S1期324-329,共6页
DDR3存储器已经成为目前服务器和计算机系统的主流应用,虽然DDR3采用双参考电压、片上校准引擎、动态ODT、fly-by拓扑以及write-leveling等技术在一定程度上提高了信号完整性,但设计实现高数据率仍然比较困难.针对某自研处理器及服务器... DDR3存储器已经成为目前服务器和计算机系统的主流应用,虽然DDR3采用双参考电压、片上校准引擎、动态ODT、fly-by拓扑以及write-leveling等技术在一定程度上提高了信号完整性,但设计实现高数据率仍然比较困难.针对某自研处理器及服务器主板设计,采用混合建模方法,建立了由芯片I/O、封装、PCB、过孔、连接器和DIMM条组成的DDR3的全通道信号完整性仿真平台,通过频域仿真,比较通道中各种无源组件引入的插损和回损,通过时域仿真,分析各组件对接收眼图的不同影响程度,实现Chip,Package,PCB的协同仿真与设计优化,达到了预期指标. 展开更多
关键词 DDR3 存储器 混合建模 协同仿真
下载PDF
产品开发要随“需”而动
3
作者 史林森 《企业改革与管理》 2010年第6期71-72,共2页
据对自二战以来美国和欧洲的产品开发失败案例的研究,大约25%的工业新产品与开发者的愿望相去甚远,同时30~35%的消费品也遭到了同样的命运。其中有三个关键原因:(1)实际上并非如开发者所期望的那样,潜在的消费者对新产品有真... 据对自二战以来美国和欧洲的产品开发失败案例的研究,大约25%的工业新产品与开发者的愿望相去甚远,同时30~35%的消费品也遭到了同样的命运。其中有三个关键原因:(1)实际上并非如开发者所期望的那样,潜在的消费者对新产品有真正的需要或渴望,无论这种需要是现实的还是潜在的。(2)新产品与当前需求相比要么显得先天不足, 展开更多
关键词 产品开发 失败案例 开发者 消费品 消费者 工业
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部