期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于Flash的高速数据记录器的研究与设计 被引量:8
1
作者 史玉健 任勇峰 +2 位作者 李辉景 孟青 张金昌 《计算机测量与控制》 CSCD 北大核心 2011年第12期3158-3160,共3页
介绍了一种基于Flash的高速数据记录器的实现方案;采用了双片选、交替双平面编程技术,并对视频数据进行总线拓宽,采用双口RAM存取无效块地址的方式,从而整体提高了存储的速度,突破了存储芯片的瓶颈,成功实现以66MB/s的速度实时存储视频... 介绍了一种基于Flash的高速数据记录器的实现方案;采用了双片选、交替双平面编程技术,并对视频数据进行总线拓宽,采用双口RAM存取无效块地址的方式,从而整体提高了存储的速度,突破了存储芯片的瓶颈,成功实现以66MB/s的速度实时存储视频数据,完全满足速率为59.6MB/s数据的写入要求;采用LVDS驱动及解串芯片相配合,并对传输线进行阻抗匹配,有效保证了信号数据的可靠接收和存储;该数据记录器已通过温度循环试验、高温老练试验、电磁兼容试验、振动试验等,性能稳定,能够实现数据的可靠存储,完全满足工程实践的要求。 展开更多
关键词 双片选交替双平面 高速存储 LVDS
下载PDF
基于FPGA的高速数据采编器的研究与设计 被引量:4
2
作者 李圣昆 孟青 +2 位作者 史玉健 苏承启 田英 《计算机测量与控制》 CSCD 北大核心 2012年第11期3104-3106,共3页
文章介绍了基于FPGA的高速数据采编器的硬件及逻辑上的研究和设计;硬件上,采用时钟管理芯片的一分三时钟以保证高速AD采样的一致性,LVDS传输加入电缆均衡器的设计,使数据传输距离延长到10m以上,数据信号更加稳定可靠;逻辑上,采用双系统... 文章介绍了基于FPGA的高速数据采编器的硬件及逻辑上的研究和设计;硬件上,采用时钟管理芯片的一分三时钟以保证高速AD采样的一致性,LVDS传输加入电缆均衡器的设计,使数据传输距离延长到10m以上,数据信号更加稳定可靠;逻辑上,采用双系统时钟以提高设备的工作稳定性和可靠性,并对A/D采样数据进行重组,并发送给记录器进行存储,单路数据传输速度为59.4MByte/s;该数据记录器已通过温度循环试验、高温老练试验、电磁兼容试验、振动试验等,性能稳定,能够实现数据的高速可靠采样,完全满足工程实践的要求。 展开更多
关键词 FPGA 高速数据采集 LVDS
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部