-
题名并行行旁路乘法器的设计与实现
被引量:1
- 1
-
-
作者
商丽卫
刘耀军
-
机构
太原科技大学计算机科学与技术学院
太原师范学院计算机科学与技术系
-
出处
《微电子学与计算机》
CSCD
北大核心
2012年第8期134-137,共4页
-
基金
山西省重点学科专项基金项目-加权自动机在信息处理中的应用(20101029)
-
文摘
为了进一步降低乘法器运算过程中的延迟,减少功耗,在行旁路乘法器的基础上进一步优化,提出一种并行行旁路(PRB)乘法器,并用有限状态机进行了实现.在行旁路的基础上,通过对乘数进行重新编码并行输出部分积,使乘法运算中产生的部分积数量减少,提高运算速度;利用有限状态机实现PRB乘法器,有效减少了电路中逻辑元件的数量,降低了功耗.在Quartus平台上进行的仿真表明PRB乘法器在整体性能上有较大的改善.
-
关键词
有限状态机
行旁路乘法器
PRB乘法器
-
Keywords
finite state automaton
row bypass multiplier
parallel row bypassing multiplier
-
分类号
TP301.1
[自动化与计算机技术—计算机系统结构]
-
-
题名FSATA乘法器的设计与实现
- 2
-
-
作者
商丽卫
刘耀军
-
机构
太原科技大学计算机科学与技术学院
太原师范学院计算机科学与技术系
-
出处
《微型机与应用》
2012年第13期87-89,92,共4页
-
基金
山西省重点学科专项基金项目(No:20101029)
-
文摘
为了加快阵列乘法器的运算速度,降低延迟,提出了一种基于4选1多路选择器的乘法器设计方案。这种方案在每一步运算中同时处理两位操作数,使产生的部分积数量减少了一半,显著提高了乘法器的运算速度。FSATA乘法器采用VHDL语言进行编码,在Quartus上进行的仿真表明,相比于采用时序电路完成的设计,FSATA乘法器有更优的性能。
-
关键词
阵列乘法器
FSATA乘法器
多路选择器
VHDL
Quartus
-
Keywords
array multiplier
FSATA multiplier
multiplexer
VHDL
Quartus
-
分类号
TP332.2
[自动化与计算机技术—计算机系统结构]
-
-
题名FSA乘法器的设计与实现
- 3
-
-
作者
商丽卫
刘耀军
-
机构
太原科技大学计算机科学与技术学院
太原师范学院
-
出处
《电脑开发与应用》
2012年第4期21-23,共3页
-
基金
山西省重点建设学科专项基金资助项目(20101029)
-
文摘
鉴于有限状态机对于具有逻辑顺序和时序规律的事件能有清晰的描述,对传统乘法器设计进行改进。提出一种快速、低功耗的FSA乘法器设计。该设计使用VHDL语言进行实现,并在QuartusⅡ上通过了仿真。仿真结果表明基于状态机的与基于逻辑电路的设计相比,在运算过程中产生的功耗以及运算速度上有较大的改善。
-
关键词
有限状态机
FSA乘法器
VHDL
Quartus
-
Keywords
finite state automaton, FSA multiplier, VHDL,quartus
-
分类号
TP301.1
[自动化与计算机技术—计算机系统结构]
-