期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于FPGA的大面阵CCD高帧频驱动电路设计
被引量:
11
1
作者
商小川
周辉
+1 位作者
张星祥
任建岳
《液晶与显示》
CAS
CSCD
北大核心
2009年第5期735-739,共5页
介绍了Dalsa公司的33M像素大面阵CCD的内部结构,着重分析了该款CCD的驱动时序。针对大面阵CCD图像传感器帧频较低的缺点,设计了基于现场可编程逻辑门阵列的驱动电路。改进了CCD芯片的偏置电压电路,提出了4路同时输出以提高帧频的电路设...
介绍了Dalsa公司的33M像素大面阵CCD的内部结构,着重分析了该款CCD的驱动时序。针对大面阵CCD图像传感器帧频较低的缺点,设计了基于现场可编程逻辑门阵列的驱动电路。改进了CCD芯片的偏置电压电路,提出了4路同时输出以提高帧频的电路设计方法,最高帧频可达2.7帧/s,相比单端输出时的0.7帧/s提高了约4倍。选用FPGA作为核心器件,使用VHDL语言设计驱动时序,在ISE和Modelsim环境下对所设计的驱动时序发生器进行仿真实验。实验结果表明,所设计的驱动电路能够满足大面阵CCD高帧频应用。
展开更多
关键词
面阵CCD
驱动电路
高帧频
FPGA
仿真
下载PDF
职称材料
题名
基于FPGA的大面阵CCD高帧频驱动电路设计
被引量:
11
1
作者
商小川
周辉
张星祥
任建岳
机构
中国科学院长春光学精密机械与物理研究所
中国科学院研究生院
出处
《液晶与显示》
CAS
CSCD
北大核心
2009年第5期735-739,共5页
文摘
介绍了Dalsa公司的33M像素大面阵CCD的内部结构,着重分析了该款CCD的驱动时序。针对大面阵CCD图像传感器帧频较低的缺点,设计了基于现场可编程逻辑门阵列的驱动电路。改进了CCD芯片的偏置电压电路,提出了4路同时输出以提高帧频的电路设计方法,最高帧频可达2.7帧/s,相比单端输出时的0.7帧/s提高了约4倍。选用FPGA作为核心器件,使用VHDL语言设计驱动时序,在ISE和Modelsim环境下对所设计的驱动时序发生器进行仿真实验。实验结果表明,所设计的驱动电路能够满足大面阵CCD高帧频应用。
关键词
面阵CCD
驱动电路
高帧频
FPGA
仿真
Keywords
array CCD
driving circuit
high frame rate
field programmable gate array
simulation
分类号
TN386.5 [电子电信—物理电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于FPGA的大面阵CCD高帧频驱动电路设计
商小川
周辉
张星祥
任建岳
《液晶与显示》
CAS
CSCD
北大核心
2009
11
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部