期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于FPGA的大面阵CCD高帧频驱动电路设计 被引量:11
1
作者 商小川 周辉 +1 位作者 张星祥 任建岳 《液晶与显示》 CAS CSCD 北大核心 2009年第5期735-739,共5页
介绍了Dalsa公司的33M像素大面阵CCD的内部结构,着重分析了该款CCD的驱动时序。针对大面阵CCD图像传感器帧频较低的缺点,设计了基于现场可编程逻辑门阵列的驱动电路。改进了CCD芯片的偏置电压电路,提出了4路同时输出以提高帧频的电路设... 介绍了Dalsa公司的33M像素大面阵CCD的内部结构,着重分析了该款CCD的驱动时序。针对大面阵CCD图像传感器帧频较低的缺点,设计了基于现场可编程逻辑门阵列的驱动电路。改进了CCD芯片的偏置电压电路,提出了4路同时输出以提高帧频的电路设计方法,最高帧频可达2.7帧/s,相比单端输出时的0.7帧/s提高了约4倍。选用FPGA作为核心器件,使用VHDL语言设计驱动时序,在ISE和Modelsim环境下对所设计的驱动时序发生器进行仿真实验。实验结果表明,所设计的驱动电路能够满足大面阵CCD高帧频应用。 展开更多
关键词 面阵CCD 驱动电路 高帧频 FPGA 仿真
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部