期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
一种数字信号处理器中的高性能乘加器设计 被引量:2
1
作者 孙偲彦 蒋剑飞 毛志刚 《微电子学》 CAS CSCD 北大核心 2010年第1期32-36,共5页
乘加操作是数字信号处理器(DSP)的关键部分,单位时间内能够完成乘加操作的数量是衡量DSP芯片性能的一个重要指标。提出了一种应用于通用数字信号处理器的乘加器设计方法,在改进的Booth编码结合Wallace树压缩的基础上,通过在部分积压缩... 乘加操作是数字信号处理器(DSP)的关键部分,单位时间内能够完成乘加操作的数量是衡量DSP芯片性能的一个重要指标。提出了一种应用于通用数字信号处理器的乘加器设计方法,在改进的Booth编码结合Wallace树压缩的基础上,通过在部分积压缩时插入MAC操作的加数,减少符号位扩展,实现了乘加操作的一步完成。提出一种有效的结构实现通用信号数字处理其所需的分数模式、零检测、饱和溢出控制、舍入操作等异常处理功能;并对乘加器的速度、面积、功耗等性能进行了分析。 展开更多
关键词 数字信号处理器 乘加器 BOOTH编码 华莱士树压缩
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部