-
题名基于FPGA的CPCI和LVDS接口技术及应用
被引量:11
- 1
-
-
作者
王晓君
宇文英
罗跃东
-
机构
北京理工大学电子工程系
中国网通(集团)有限公司石家庄市分公司
-
出处
《半导体技术》
CAS
CSCD
北大核心
2007年第3期248-251,共4页
-
文摘
CPCI总线为不同应用的高速数字系统提供了一个通用、开放的平台,它充分发挥了PCI总线的高性能、低成本、通用操作系统等特点,而LVDS接口技术无疑也将成为解决高速数字系统数据传输的首选方案。提出了一种基于FPGA实现CPCI总线接口与LVDS接口的新方法,CPCI总线与自定义LVDS接口相结合,在不降低系统通用性的前提下,提高了系统实时并行处理能力。由于所有接口均由FPGA来实现,因此提高了系统的可重构性。
-
关键词
紧凑外围部件互连
低压差分信号
现场可编程门阵列
数字系统
-
Keywords
CPCI
LVDS
FPGA
digital system
-
分类号
TP274
[自动化与计算机技术—检测技术与自动化装置]
-
-
题名一种高效宽带数字下变频器的设计与实现
- 2
-
-
作者
庞龙
宇文英
陈禾
-
机构
北京理工大学信息与电子学院雷达技术研究所
中国网通(集团)有限公司石家庄市分公司
-
出处
《半导体技术》
CAS
CSCD
北大核心
2010年第6期610-613,共4页
-
文摘
针对雷达系统小型化和低功耗的应用需求,提出一种宽带雷达数字接收机中数字下变频器的设计方法。通过采用系统采样频率等于输入信号中心频率4倍的采样技术,结合混频器的特殊实现结构以及半带FIR滤波器抽头系数的特点,经过详细的理论推导后,给出该方法具体的硬件实现结构,能够显著降低数字下变频信号处理的复杂程度,有效减少对硬件逻辑资源,尤其是硬件乘法器的消耗。该方法在FPGA中实现时,与使用传统方法设计的数字下变频器相比,硬件逻辑资源消耗减少83.65%,功耗降低约110 mW。最后,设计实例结果验证了设计方法的正确性以及很好的工程实用性。
-
关键词
抽头系数
半带滤波器
数字下变频
现场可编程逻辑门阵列
-
Keywords
tap coefficient
half-band filter
digital down converter
FPGA
-
分类号
TN773
[电子电信—电路与系统]
TN79
[电子电信—电路与系统]
-
-
题名浅析企业薪酬管理存在的问题及对策
- 3
-
-
作者
宇文英
-
机构
陕西柴油机重工有限公司
-
出处
《中国设备工程》
2016年第2期40-41,共2页
-
文摘
重点分析了某公司薪酬管理存在的问题,通过分析构建出合理薪酬管理体系,以利于企业吸引外部人才、留住有用人才、激励优秀之才,在激烈的市场竞争中发展壮大。
-
关键词
薪酬管理
问题
对策
激励机制
-
分类号
F404.2
[经济管理—产业经济]
-