期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
硅基光栅耦合封装结构的优化设计 被引量:4
1
作者 宋曼谷 曹立强 +3 位作者 刘丰满 薛海韵 孙瑜 李宝霞 《激光技术》 CAS CSCD 北大核心 2017年第4期479-483,共5页
为了提高硅基光栅耦合封装结构的耦合效率、增大容差范围,对光栅耦合的结构特性进行了理论分析,并采用时域有限差分法完成了仿真验证,在不改变光栅参量的基础上,对光栅耦合封装结构进行了改进,仿真建立了一款光栅上方和光纤端面分别增... 为了提高硅基光栅耦合封装结构的耦合效率、增大容差范围,对光栅耦合的结构特性进行了理论分析,并采用时域有限差分法完成了仿真验证,在不改变光栅参量的基础上,对光栅耦合封装结构进行了改进,仿真建立了一款光栅上方和光纤端面分别增加透镜的优化结构,研究了影响耦合效率的因素。结果表明,增加透镜后,耦合效率有所增加,角度容差和带宽都有一定的优化;在衬底增加反射镜后,对波长1550nm的光耦合效率提高至73.809%。该研究结果可为光栅耦合的封装结构设计提供参考依据。 展开更多
关键词 光栅 封装结构 时域有限差分法 耦合效率 透镜
下载PDF
2018年XDF赛灵思开发者大会
2
作者 宋曼谷 《网络新媒体技术》 2018年第6期65-65,共1页
2018年10月16日,第二届赛灵思开发者大会(Xilinx Developer Forum,XDF)在中国北京隆重召开,云集了赛灵思用户社区成员、赛灵思开发团队、重要合作伙伴和行业专家学者,共同出席为期一天的培训、沟通与分享活动。会议日程包括全体大会、6... 2018年10月16日,第二届赛灵思开发者大会(Xilinx Developer Forum,XDF)在中国北京隆重召开,云集了赛灵思用户社区成员、赛灵思开发团队、重要合作伙伴和行业专家学者,共同出席为期一天的培训、沟通与分享活动。会议日程包括全体大会、6个分会场以及2个开放实验室体验,致力于满足不同类型开发者的各种需求。 展开更多
关键词 赛灵思 DEVELOPER 并发 开放实验室 开发团队 专家学者 合作伙伴 开发者
下载PDF
FPGA在高速网络处理中的应用综述 被引量:1
3
作者 沙猛 郭志川 +1 位作者 宋曼谷 王可 《网络新媒体技术》 2021年第6期1-11,共11页
FPGA在网络处理中的地位日益凸显。如何使让FPGA在高速网络数据处理中扮演更加重要的角色,如何充分利用FPGA的高速、可编程特性通过实现深度并行化流水线结构来加速网络应用逐渐成为研究热点。本文主要总结了FPGA在网卡功能卸载、网络... FPGA在网络处理中的地位日益凸显。如何使让FPGA在高速网络数据处理中扮演更加重要的角色,如何充分利用FPGA的高速、可编程特性通过实现深度并行化流水线结构来加速网络应用逐渐成为研究热点。本文主要总结了FPGA在网卡功能卸载、网络数据包交换和处理、键值存储、高速流量生成与捕获以及在网络该能虚拟化等方面的应用,同时对这些应用所涉及的数据包的解析查找、直接存储器访问引擎、数据包的调度和负载均衡等关键技术进行了介绍。 展开更多
关键词 FPGA 硬件加速 高速网络数据处理 网络功能卸载
下载PDF
Fabrication and performance analysis of a high-coupling-efficiency and convenient-integration optical transceiver 被引量:1
4
作者 HE Hui-min LIU Feng-man +4 位作者 XUE Hai-yun WU Peng SONG Man-gu SUN Yu CAO Li-qiang 《Optoelectronics Letters》 EI 2017年第4期250-253,共4页
An optical transceiver with a novel optical subassembly structure is proposed in this paper, which achieves high coupling efficiency and low assembly difficulty. The proposed optical transceiver consumes 0.9 W power a... An optical transceiver with a novel optical subassembly structure is proposed in this paper, which achieves high coupling efficiency and low assembly difficulty. The proposed optical transceiver consumes 0.9 W power and retains a small size of 28 mmx16 mmx3 mm. The fabrication process of the silicon substrate and the assembly process of the optical transceiver are demonstrated in details. Moreover, the optical transceiver is measured in order to verify its transmission performance. The clear eye diagrams and the low bit error rate (BER) less than 1013 at 10 Gbit/s per channel show good transmission characteristics of the designed optical transceiver. 展开更多
关键词 Bit error rate EFFICIENCY SUBSTRATES TRANSCEIVERS
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部