期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
应用型本科院校实验教学新模式的探索与实践
1
作者 富佳佳 徐爽爽 陆晓曼 《科学咨询》 2024年第18期33-36,共4页
实践类课程在应用型院校中的作用是非常重要的,它能够帮助学生将理论知识应用到实际问题中,培养学生的实践能力和职业素养。但目前多数实验课程存在实验内容与实际需求脱节、实验设备与资源不足、实验课程评估方式单一等问题。针对以上... 实践类课程在应用型院校中的作用是非常重要的,它能够帮助学生将理论知识应用到实际问题中,培养学生的实践能力和职业素养。但目前多数实验课程存在实验内容与实际需求脱节、实验设备与资源不足、实验课程评估方式单一等问题。针对以上问题,把实验课程设计成与知识点相结合的单元性实验项目,从真实项目引入,同时有效利用虚拟仿真实验教学平台,充分利用开放实验室。通过这一系列实验教学方式的改革,能够全面提升学生的创新创业综合能力和素质。 展开更多
关键词 单元性项目 虚拟仿真实验平台 开放实验
下载PDF
基于STM32的智能饮水设备设计
2
作者 刘彦辰 富佳佳 +1 位作者 陆晓曼 孙至一 《集成电路应用》 2024年第8期10-12,共3页
阐述以STM32芯片为核心,搭载ESP8266,将用户的日常饮水信息上传至云平台,并将数据反馈到用户的手机中,与用户上传的个人身体数据所需饮水量进行比较,将判别结果通过App反馈给用户。
关键词 单片机 STM32 云平台系统 智能App
下载PDF
基于信号源优化的协同巡航技术研究
3
作者 裴东升 富佳佳 +2 位作者 刘伟 赵文浩 王晴 《中文科技期刊数据库(全文版)自然科学》 2024年第11期185-188,共4页
本文对基于信号源优化的协同自适应巡航控制(CACC)系统进行了深入研究,提出了信号源优化在CACC中的应用框架,详细探讨了信息共享与感知优化的实现方式,并设定了控制目标与约束条件。引入多种智能优化算法,如遗传算法、粒子群优化和差分... 本文对基于信号源优化的协同自适应巡航控制(CACC)系统进行了深入研究,提出了信号源优化在CACC中的应用框架,详细探讨了信息共享与感知优化的实现方式,并设定了控制目标与约束条件。引入多种智能优化算法,如遗传算法、粒子群优化和差分进化算法,实现了对车辆队列的协同控制。研究结果表明,基于信号源优化的CACC系统能够显著提升队列行驶的安全性、稳定性和节能性,尤其在复杂交通场景下表现出优异的协同控制性能,有效减少了交通拥堵和能量消耗。 展开更多
关键词 信号源 协同巡航 优化算法 车辆控制
下载PDF
一种基于FPGA的CRC多比特自校正方法
4
作者 富佳佳 宁鹏 《中文科技期刊数据库(引文版)工程技术》 2019年第2期377-379,共3页
本文提供一种方法,利用CRC自身特点在检错的同时能够通过自建的查找表实现多比特自校准功能,在原有检错的设计基础上提高信道的通信效率。
关键词 maltab FPGA CRC 自校正
下载PDF
一种基于FPGA的时间标定方法
5
作者 富佳佳 宁鹏 《中国科技期刊数据库 工业A》 2019年第4期414-416,共3页
时间标定是核物理医学、测距等相关领域中必不可少的一个重要环节,其时间分辨能力以及线性度的好坏将直接影响实验结果。本文提出利用FPGA内部的锁相环以及最小逻辑单元中的进位链进行级联的方式实现时间标定,采用Altera Cyclone10系列... 时间标定是核物理医学、测距等相关领域中必不可少的一个重要环节,其时间分辨能力以及线性度的好坏将直接影响实验结果。本文提出利用FPGA内部的锁相环以及最小逻辑单元中的进位链进行级联的方式实现时间标定,采用Altera Cyclone10系列低功耗版本FPGA。由于FPGA的制作工艺和内部固有结构的限制,不同等级系列的FPGA,进位链的搭建过程中存在着时间标定精度不一致,线性度差等问题。针对以上问题,文章有详细的测试说明以及解决方法。 展开更多
关键词 FPGA 时间标定 进位链
下载PDF
一种基于fpga的摄像头差分高速解串方法
6
作者 宁鹏 富佳佳 《电子乐园》 2019年第8期2-2,4,共2页
本文提供一种方法,利用 Xilinx 公司的 Spartan6 系列 FPGA 对 IMX178 摄像头的数据进行采集。由于 IMX178 是多路LVDS串口摄像头, 需要根据协议,利用同步码对每帧图像数据进行提取,FPGA 接收 LVDS 数据后,通过 ISERDESE 核,将串行数据... 本文提供一种方法,利用 Xilinx 公司的 Spartan6 系列 FPGA 对 IMX178 摄像头的数据进行采集。由于 IMX178 是多路LVDS串口摄像头, 需要根据协议,利用同步码对每帧图像数据进行提取,FPGA 接收 LVDS 数据后,通过 ISERDESE 核,将串行数据转变成并行数据,并利用状态机 以及 IP 核的 BITSLIP 信号实现数据位自动对齐的功能,节省了设计开发难度。实测结果表明,ISERDESE 核解串功能工作正常,视频流输出稳定, 满足设计预期。 展开更多
关键词 FPGA LVDS IMX178
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部