期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
PCB布线中的过孔和电容效应分析和结构优化 被引量:11
1
作者 尚文亚 刘丰满 +4 位作者 王海东 何慧敏 万菲 于大全 上官东恺 《现代电子技术》 北大核心 2015年第16期110-114,共5页
在多层PCB布线中,过孔和电容是常见的不连续结构。信号线在不同平面间转换传输路径时,过孔与回流层之间的寄生电容与寄生电感将引起信号完整性的相关问题;而常用的传输线上的AC耦合电容等,引入了阻抗突变的结构,由此带来了反射等相关问... 在多层PCB布线中,过孔和电容是常见的不连续结构。信号线在不同平面间转换传输路径时,过孔与回流层之间的寄生电容与寄生电感将引起信号完整性的相关问题;而常用的传输线上的AC耦合电容等,引入了阻抗突变的结构,由此带来了反射等相关问题。通过对多层PCB上的过孔进行建模仿真,研究不同变量对过孔性能的影响趋势,以协助信号完整性问题的分析;通过对电容阻抗突变处进行不同形式的补偿,仿真和测试结果相验证,得到提高信号传输质量的解决方案。 展开更多
关键词 PCB传输线 过孔效应 阻抗突变 信号完整性
下载PDF
粗线条的2.5D硅转接板高速信号布线设计与仿真分析 被引量:2
2
作者 平野 王海东 +5 位作者 王志 尚文亚 秦征 武晓萌 刘晓阳 于大全 《科学技术与工程》 北大核心 2014年第23期61-65,共5页
硅转接板作为2.5D集成的核心结构,通过TSV(through silicon via)提供垂直互联大大缩短了连线长度;同时其热膨胀系数与芯片较好匹配,并兼容圆片级工艺,因此硅转接板拥有着广阔的应用与发展空间。然而由于现有的封装工艺条件的限制,以及... 硅转接板作为2.5D集成的核心结构,通过TSV(through silicon via)提供垂直互联大大缩短了连线长度;同时其热膨胀系数与芯片较好匹配,并兼容圆片级工艺,因此硅转接板拥有着广阔的应用与发展空间。然而由于现有的封装工艺条件的限制,以及半导体硅高损耗的特性,在实现高速信号的高密度集成时,会出现损耗、串扰等多方面的信号完整性问题。结合封装工艺,针对硅转接板10μm线宽的RDL(redistribution layer)传输线多种布线结构在ANSYS的全波电磁场仿真软件HFSS中建立模型。通过仿真,得出硅衬底对传输线电性能的影响;以及单端和差分传输线的合理布线方式,并且提出了高速传输线的高密度排布结构。通过20μm线宽RDL传输线的高频电测试与仿真的结果分析,得出转接板RDL制作工艺的可靠性以及仿真方法的准确性,同时得出RDL层间介质厚度对传输线高频电性能的影响。 展开更多
关键词 2 5D封装 硅通孔(through SILICON VIA TSV) 转接板 RDL电仿真 电设计
下载PDF
有氧和力量同期训练对不同年龄和性别人群的影响研究进展 被引量:3
3
作者 田浩楠 汪军 +2 位作者 周旭 尚文亚 张锋 《中国运动医学杂志》 CAS CSCD 北大核心 2022年第1期52-60,共9页
有氧和力量同期训练在竞技体育领域和大众体育领域中受到广泛关注。由于不同年龄段和不同性别的人群存在解剖结构和生理机能上的差异,因此有氧和力量同期训练可能会对不同年龄段和不同性别的人群产生不同的影响。本文主要阐述了儿童和... 有氧和力量同期训练在竞技体育领域和大众体育领域中受到广泛关注。由于不同年龄段和不同性别的人群存在解剖结构和生理机能上的差异,因此有氧和力量同期训练可能会对不同年龄段和不同性别的人群产生不同的影响。本文主要阐述了儿童和青少年、成年、老年人以及不同性别人群的同期训练研究进展,并对不同人群的同期训练方法提出了相应的建议。 展开更多
关键词 力量训练 有氧耐力训练 同期训练 身体健康 运动表现 年龄 性别
下载PDF
低功耗DDR高速信号的封装布线方案设计及信号完整性分析
4
作者 秦征 尚文亚 于大全 《现代电子技术》 北大核心 2015年第19期135-139,共5页
不同于印制电路板的制作工艺,芯片封装基板的走线更细,线间距更窄。狭小的布线空间使传输线效应更为明显,而且封装设计的好坏直接影响芯片是否可以正常工作,同时芯片成本的控制要求布线层尽量要最少。这些问题使得高速信号布线面临严峻... 不同于印制电路板的制作工艺,芯片封装基板的走线更细,线间距更窄。狭小的布线空间使传输线效应更为明显,而且封装设计的好坏直接影响芯片是否可以正常工作,同时芯片成本的控制要求布线层尽量要最少。这些问题使得高速信号布线面临严峻的挑战。在国家科技重大专项的资助下,使用全波电磁场仿真工具进行建模分析,研究了布线中线宽、线间距和参考地对信号传输质量和信号间串扰的影响,并且基于一款低功耗DDR高速芯片的双层封装布线设计,在实际设计方案中对分析结果进行了仿真验证,最终得到了一种高质量、低成本封装基板高速布线方案,速率达到1 333 Mb/s。 展开更多
关键词 DDR 高速信号 封装布线 信号串扰影响 电路设计
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部