期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
A Low Jitter PLL in a 90nm CMOS Digital Process 被引量:5
1
作者 尹海丰 王峰 +1 位作者 刘军 毛志刚 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2008年第8期1511-1516,共6页
A low jitter phase-locked loop (PLL) that does not need analog resistors and capacitors is designed and fabrica- ted in a 90nm CMOS digital process. The metal parasitic capacitor is used in the PLL loop filter. Test... A low jitter phase-locked loop (PLL) that does not need analog resistors and capacitors is designed and fabrica- ted in a 90nm CMOS digital process. The metal parasitic capacitor is used in the PLL loop filter. Test results show that when the PLL is locked on 1. 989GHz, the RMS jitter is 3. 7977ps, the peak-to-peak jitter is 31. 225ps, and the power con- sumption is about 9mW. The locked output frequency range is from 125MHz to 2.7GHz. 展开更多
关键词 PLL PFD charge pump VCO
下载PDF
低抖动时钟锁相环设计 被引量:3
2
作者 尹海丰 毛志刚 《固体电子学研究与进展》 CAS CSCD 北大核心 2008年第4期564-568,共5页
采用SMIC0.13μm CMOS工艺,设计实现了一个基于自偏置技术的低抖动时钟锁相环。锁相环核心功耗约为8.4~16.8mW,可稳定输出的频率范围为25MHz~2.4GHz,测试结果显示,锁相环锁定在1.36GHz时输出时钟的均方抖动为2.82ps,周期峰峰值抖动为2... 采用SMIC0.13μm CMOS工艺,设计实现了一个基于自偏置技术的低抖动时钟锁相环。锁相环核心功耗约为8.4~16.8mW,可稳定输出的频率范围为25MHz~2.4GHz,测试结果显示,锁相环锁定在1.36GHz时输出时钟的均方抖动为2.82ps,周期峰峰值抖动为21.34ps。 展开更多
关键词 锁相环 鉴频鉴相器 电荷泵 压控振荡器 可编程分频器
下载PDF
低抖动时钟锁相环的一种优化设计方法 被引量:2
3
作者 尹海丰 毛志刚 《固体电子学研究与进展》 CAS CSCD 北大核心 2010年第3期387-391,445,共6页
重点分析了环路延迟对锁相环稳定性和输出信号抖动性能的影响,提出了一个简单的优化设计方法。用90nmCMOS工艺设计实现了一个基于自偏置技术的时钟锁相环,锁相环可以在很宽的输入频率范围内输出低抖动的时钟信号。
关键词 锁相环 压控振荡器 自偏置
下载PDF
一种基于FBMA算法的整像素运动估计芯片的VLSI设计 被引量:5
4
作者 何卫锋 毛志刚 +1 位作者 吕志强 尹海丰 《计算机研究与发展》 EI CSCD 北大核心 2005年第7期1225-1230,共6页
给出了一种基于全搜索块匹配算法的运动估计电路的改进结构,并完成了VLSI设计.通过采用多端口匹配策略和双时钟方案,使得在提高先前帧搜索区域像素数据重复利用率的同时,将脉动阵列的计算效率提高到74.9%.采用TSMC0.25μm1P5MCMOS工艺,... 给出了一种基于全搜索块匹配算法的运动估计电路的改进结构,并完成了VLSI设计.通过采用多端口匹配策略和双时钟方案,使得在提高先前帧搜索区域像素数据重复利用率的同时,将脉动阵列的计算效率提高到74.9%.采用TSMC0.25μm1P5MCMOS工艺,完成了运动估计芯片的VLSI实现,其芯片面积为3.37mm×3.37mm,最高工作频率为110MHz.综合后仿真表明在89.4MHz的频率下,该电路可以对支持MPEG4ASProfile标准的ITUR601格式视频图像(720×480@30HzNTSC或720×576@25HzPAL)进行基于整像素的实时运动估计. 展开更多
关键词 全搜索块匹配算法 脉动阵列 运动估计 超大规模集成电路
下载PDF
一种基于SoC的运动估计控制器设计与验证
5
作者 毕云龙 何卫锋 +1 位作者 尹海丰 毛志刚 《微处理机》 2006年第4期3-7,共5页
完成了一种基于SoC的运动估计控制器的设计,并成功进行了验证。该控制器包括AHB总线接口模块和运动估计控制器两部分,其中前者负责控制器与AHB总线之间的数据传送,后者产生运动估计模块所需的各种控制信号。在控制器的支持下,作为视频... 完成了一种基于SoC的运动估计控制器的设计,并成功进行了验证。该控制器包括AHB总线接口模块和运动估计控制器两部分,其中前者负责控制器与AHB总线之间的数据传送,后者产生运动估计模块所需的各种控制信号。在控制器的支持下,作为视频图像处理加速部件的运动估计模块被嵌入到原有SoC平台中,并成功的通过了系统验证。 展开更多
关键词 接口电路 AHB总线 运动估计 片上系统
下载PDF
未来的chiplet技术:封装、互连与电源供给 被引量:3
6
作者 曹炜 罗多纳 +3 位作者 尹海丰 范纯磊 程航 杨蕾 《微纳电子与智能制造》 2022年第4期25-33,共9页
Chiplet技术是集成电路在后摩尔时代重要的发展方向,其灵活性高、成本低的优势受到业界的广泛关注。Chiplet技术尚处于大规模应用的初期阶段,进一步的发展面临两大挑战:不同芯片之间的互连与高效电源供给。本文从封装、互连、电源3个关... Chiplet技术是集成电路在后摩尔时代重要的发展方向,其灵活性高、成本低的优势受到业界的广泛关注。Chiplet技术尚处于大规模应用的初期阶段,进一步的发展面临两大挑战:不同芯片之间的互连与高效电源供给。本文从封装、互连、电源3个关键技术出发,探讨了2D/2.5D封装形式的特点与应用,比较了串行与并行两种互连方案的优缺点并提出了协同设计与优化的思路,总结了技术方案,介绍了片上低压差线性稳压器、集成式稳压器等3种电源供给方案。本文结合对chiplet在业界最新应用如Zen架构、UCIe协议等的分析,指出了未来chiplet技术的发展方向与路线。 展开更多
关键词 chiplet 先进封装 互连方案 电源供给
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部