-
题名一种低检测阈值的高速主被动混合淬火电路设计
- 1
-
-
作者
谢海情
陆俊霖
曹武
陈振华
陈泳全
尹赵欣
-
机构
长沙理工大学柔性电子材料基因工程湖南省重点实验室
长沙理工大学物理与电子科学学院
-
出处
《电子设计工程》
2023年第5期89-93,共5页
-
文摘
基于标准CMOS工艺,设计了一种用于单光子探测器的高速、低功耗主被动混合淬火电路。采用电流镜结构,设计一种低阈值快速比较器,将雪崩电流与阈值电流进行比较,以实现雪崩电流检测;比较器输出信号控制雪崩光电二极管的阳极电压,从而实现淬灭与恢复。采用Cadence软件,根据SPAD的SPICE模型,完成电路设计与仿真。结果表明,该淬火电路的淬灭时间为0.5 ns,恢复时间为1.34 ns,整体的死区时间为13.4 ns,检测阈值为1.3μA,功耗小于0.046 mW。
-
关键词
淬火电路
单光子探测器
主被动混合
低阈值
-
Keywords
quenching circuit
single-photon detector
mixed active-passive
low threshold
-
分类号
TN492
[电子电信—微电子学与固体电子学]
-
-
题名一种低延时可配置FFT加速器的设计与实现
- 2
-
-
作者
曾梦琳
艾凌波
李振涛
尹赵欣
黄吕梁
谢海情
-
机构
长沙理工大学物理与电子科学学院
湖南毂梁微电子有限公司
-
出处
《中国集成电路》
2023年第7期41-47,共7页
-
文摘
本文对基-2 FFT算法进行了改进,采用并行流水线结构,设计实现了一种低延时可配置的快速傅里叶变换(Fast Fourier Transform,FFT)加速器。提出了一种新型“二分法”频率抽取的方法,按FFT运算顺序抽取数据,减少了等待时间;优化每一级FFT运算存储单元数量及旋转因子存储方式,降低了存储资源需求。基于Verilog语言完成FFT加速器的设计,采用Matlab和Modelsim完成数值计算和仿真验证,仿真结果与计算结果一致。加速器支持可配置采样点数作为输入进行运算,在时钟频率为200MHz时,完成一次1024点复数FFT运算仅需2.65μs。
-
关键词
FFT加速器
“二分法”频率抽取
低延迟
可配置
-
Keywords
FFT accelerator
frequency extraction of bisection method
low latency
configurable
-
分类号
TN911.72
[电子电信—通信与信息系统]
-