期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
基于多值逻辑的8位条件和加法器
1
作者 吴海霞 屈晓楠 +2 位作者 赵显利 仲顺安 夏乾斌 《北京理工大学学报》 EI CAS CSCD 北大核心 2012年第6期607-610,616,共5页
针对改善算术VLSI系统的性能,提出了一种基于四值逻辑的加法器设计.采用源极耦合动态多值电流模电路,利用条件和算法,设计实现了基于四值逻辑的8-bit加法器.利用HSPICE软件,在0.18μm CMOS工艺下,电源电压为1.8V,时钟频率为100MHz的条件... 针对改善算术VLSI系统的性能,提出了一种基于四值逻辑的加法器设计.采用源极耦合动态多值电流模电路,利用条件和算法,设计实现了基于四值逻辑的8-bit加法器.利用HSPICE软件,在0.18μm CMOS工艺下,电源电压为1.8V,时钟频率为100MHz的条件下,进行了仿真.仿真结果表明,所设计的加法器平均功耗为2.8mW,高位和的平均延迟为0.689ns,高位进位的平均延时是0.452ns,所用晶体管数是636. 展开更多
关键词 多值逻辑 多值电流模 条件和加法运算
下载PDF
“三治融合”基层治理的实践探索
2
作者 屈晓楠 《行政科学论坛》 2023年第2期14-15,64,共3页
党的二十大报告明确指出,要“完善社会治理体系。健全共建共治共享的社会治理制度,提升社会治理效能”。基层治理是国家治理的基石,统筹推进乡镇和城乡社区治理,是实现国家治理体系和治理能力现代化的基础工作。自本期起,本刊开辟专栏,... 党的二十大报告明确指出,要“完善社会治理体系。健全共建共治共享的社会治理制度,提升社会治理效能”。基层治理是国家治理的基石,统筹推进乡镇和城乡社区治理,是实现国家治理体系和治理能力现代化的基础工作。自本期起,本刊开辟专栏,以乡镇党委书记的视角,对基层治理进行多角度的思考探索,希望对完善基层治理体系、提升基层治理能力提供借鉴。 展开更多
关键词 社会治理体系 基层治理 思考探索 实践探索 国家治理体系和治理能力现代化 城乡社区 治理效能 统筹推进
下载PDF
电子政务专网运维监理的工作重点与问题分析
3
作者 屈晓楠 陈鑫 陈玉茹 《数字技术与应用》 2020年第4期208-209,共2页
我国的电子政务运维外包刚起步不久,电子政务专网承载的信息具有敏感性和保密性的特点,政府信息化部门在选择外包服务时要更加重视技术风险和管理风险,引入专业的监理服务能够对外包运维服务商的工作进行监督管理,为电子政务专网平稳、... 我国的电子政务运维外包刚起步不久,电子政务专网承载的信息具有敏感性和保密性的特点,政府信息化部门在选择外包服务时要更加重视技术风险和管理风险,引入专业的监理服务能够对外包运维服务商的工作进行监督管理,为电子政务专网平稳、顺利运行起到有力的支撑作用。笔者结合赛迪监理历年运维监理工作实践,对电子政务专网运维监理工作要点进行了梳理,对影响运维服务质量的常见问题进行了分析,并提出了监理措施。 展开更多
关键词 电子政务 运维监理 工作重点 常见问题 经验分享
下载PDF
探讨网络技术应用下计算机软硬件资源的共享
4
作者 屈晓楠 《中国战略新兴产业(理论版)》 2019年第24期0097-0097,共1页
网络技术方便着人们的日常生活和工作,促进办公水平的提升,提高办公效率,很大程度上影响着当今人们的生活、 工作水平。本文重点对网络技术应用下计算机软件资源的共享、硬件资源的共享、网络通行证管理模式的运用三个模块进行 探讨,促... 网络技术方便着人们的日常生活和工作,促进办公水平的提升,提高办公效率,很大程度上影响着当今人们的生活、 工作水平。本文重点对网络技术应用下计算机软件资源的共享、硬件资源的共享、网络通行证管理模式的运用三个模块进行 探讨,促进计算机软硬件资源共享的使用水平。 展开更多
关键词 网络 计算机 硬件 软件 共享
下载PDF
Design of systolic B^N circuits in Galois fields based on quaternary logic
5
作者 吴海霞 屈晓楠 +2 位作者 何易瀚 郑瑞沣 仲顺安 《Journal of Beijing Institute of Technology》 EI CAS 2014年第1期58-62,共5页
The BN operation is known as an efficient basic operation in Galois fields GF (2k), and various algorithms and implementations using binary logic signals have already been proposed. In or- der to reduce the circuit ... The BN operation is known as an efficient basic operation in Galois fields GF (2k), and various algorithms and implementations using binary logic signals have already been proposed. In or- der to reduce the circuit complexity and long latency of BN operations, a novel algorithm and its sys- tolic architecture are proposed based on multiple-value logic (MVL). In the very large scale integra- tion (VLSI) realization, a kind of multiple-valued current-mode (MVCM) circuit structure is presen- ted and in which the combination of dynamic source-coupled logic (SCL) and different-pair circuits (DPCs) is employed to improve the switching speed and reduce the power dissipation. The perform- ance is evaluated by HSPICE simulation with 0.18 μm CMOS technology. The transistor numbers and the delay are superior to corresponding binary CMOS implementation. The combination of MVCM cir- cuits and relevant algorithms based on MVL seems to be potential solution for high performance a- rithmetic operationsin Galois fields GF(2k). 展开更多
关键词 multiple-valued logic BN operation Galois fields
下载PDF
Design of quaternary logic circuits based on source-coupled logic
6
作者 吴海霞 屈晓楠 +2 位作者 蔡起龙 夏乾斌 仲顺安 《Journal of Beijing Institute of Technology》 EI CAS 2013年第1期49-54,共6页
In order to improve the performance of arithmetic very large-scale integration (VLSI) sys- tem, a novel structure of quaternary logic gates is proposed based on multiple-valued current mode (MVCM) by using dynamic... In order to improve the performance of arithmetic very large-scale integration (VLSI) sys- tem, a novel structure of quaternary logic gates is proposed based on multiple-valued current mode (MVCM) by using dynamic source-coupled logic (SCL). Its key components, the comparator and the output generator are both based on differential-pair circuit (DPC), and the latter is constructed by using the structure of DPC trees. The pre-charge evaluates logic style makes a steady current flow cut off, thereby greatly saving the power dissipation. The combination of multiple-valued source- coupled logic and differential-pair circuit makes it lower power consumption and more compact. The performance is evaluated by HSPICE simulation with 0.18 ~m CMOS technology. The power dissipa- tion, transistor numbers and delay are superior to corresponding binary CMOS implementation. Mul- tiple-valued logic will be the potential solution for the high performance arithmetic VLSI system in the future. 展开更多
关键词 multiple-valued logic multiple-valued current mode source-coupled logic SCL cir-cuit
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部