期刊文献+
共找到11篇文章
< 1 >
每页显示 20 50 100
一种用于高速锁相环的整数分频器设计 被引量:4
1
作者 庞遵林 郭锐 《电子科技》 2015年第6期104-107,共4页
根据IEEE 802.3ae XAUI协议中锁相环的设计指标,基于65 nm CMOS工艺,设计实现了一种高速可编程整数分频器。采用高性能D型触发器对压控振荡器输出时钟进行预分频,分频器由4/5双模预分频器、2 Bit和5 Bit计数器组成,可实现8~131的连续分... 根据IEEE 802.3ae XAUI协议中锁相环的设计指标,基于65 nm CMOS工艺,设计实现了一种高速可编程整数分频器。采用高性能D型触发器对压控振荡器输出时钟进行预分频,分频器由4/5双模预分频器、2 Bit和5 Bit计数器组成,可实现8~131的连续分频比。仿真结果表明,在1 V供电条件下,分频器最高工作频率可达4.375 GHz,消耗电流〈0.4 m A。 展开更多
关键词 分频器 高速 低功耗 CMOS
下载PDF
一种用于SerDes系统的自适应锁相环设计 被引量:1
2
作者 庞遵林 陈晓飞 《电脑知识与技术(过刊)》 2015年第4X期213-215,共3页
根据Ser Des误码率的设计指标,基于65nm CMOS工艺设计实现了一种自适应带宽锁相环电路。分析了自适应锁相环的数学模型,给出了自适应带宽锁相环的简易设计方法。采用双电荷泵电路结构,极大地减小了芯片面积。该文的PLL采用1 V和2.5 V两... 根据Ser Des误码率的设计指标,基于65nm CMOS工艺设计实现了一种自适应带宽锁相环电路。分析了自适应锁相环的数学模型,给出了自适应带宽锁相环的简易设计方法。采用双电荷泵电路结构,极大地减小了芯片面积。该文的PLL采用1 V和2.5 V两种电源供电,输出时钟频率范围为400~2000 MHz,适用于0.8~4 Gbit/s传输速率的Ser Des。样品电路测试表明,输出时钟频率为2GHz时,时钟均方根抖动为1.68ps,功耗为14m W,芯片面积为0.0704mm2。 展开更多
关键词 串行器/解串器 锁相环 鉴频鉴相器 分频器 压控振荡器
下载PDF
一种应用于OLED显示驱动芯片的负压型电荷泵设计
3
作者 庞遵林 付秀兰 贾晨 《中国集成电路》 2015年第5期31-35,共5页
基于180nm高压CMOS工艺,实现了一种负压型电荷泵.文中从系统的角度,阐述了适用于OLED显示驱动芯片的PSM工作模式的反压型电荷泵的原理,采用双泵电路设计的负压电荷泵,电源转换效率提高10%.仿真结果表明,当输入电压为2.8~3.6 V,负载电... 基于180nm高压CMOS工艺,实现了一种负压型电荷泵.文中从系统的角度,阐述了适用于OLED显示驱动芯片的PSM工作模式的反压型电荷泵的原理,采用双泵电路设计的负压电荷泵,电源转换效率提高10%.仿真结果表明,当输入电压为2.8~3.6 V,负载电流为20 mA时,该电荷泵的电源转化效率最高可达90.9%,纹波电压小于50mV。 展开更多
关键词 电荷泵 负压
下载PDF
双通道快速锁定延迟电路的设计
4
作者 庞遵林 《管理观察》 2009年第17期58-58,共1页
针对普通延迟单元电路在PVT变化时延迟时间变化大的现象,设计了一个基于数字延迟锁相环结构,延迟时间不受PVT影响的可编程延迟时间电路。该电路的创新点主要有采用全数字电路设计,具有通道的可扩展性,其功耗低、锁定时间短。
关键词 PVT 数字延迟锁相环 可编程延迟通道
下载PDF
应用于高速串行收发器的CDR电路的设计 被引量:3
5
作者 宋何娟 庞遵林 孙立宏 《中国集成电路》 2011年第6期38-41,共4页
时钟数据恢复(CDR)电路是高速数据传输系统的重要组成部分。文章介绍了一种半数字二阶时钟数据恢复电路的基本结构、工作原理和设计方法,并进行了仿真和验证,结果表明,电路能够满足系统设计要求。
关键词 时钟数据恢复 鉴相器 高速串行收发器
下载PDF
CMOS集成温度传感器 被引量:2
6
作者 付秀兰 高艳丽 庞遵林 《电脑知识与技术》 2016年第2期215-217,共3页
基于TSMC的65nm CMOS工艺,利用CMOS工艺下寄生PNP晶体管的温度特性,设计了一款片内的集成温度传感器。文中分析了CMOS温度传感器的工作原理,重点介绍了感温电路、采样比较电路、逐次逼近型数模转换关键电路的设计实现。试验结果表明,在-... 基于TSMC的65nm CMOS工艺,利用CMOS工艺下寄生PNP晶体管的温度特性,设计了一款片内的集成温度传感器。文中分析了CMOS温度传感器的工作原理,重点介绍了感温电路、采样比较电路、逐次逼近型数模转换关键电路的设计实现。试验结果表明,在-40°C~120°C的温度范围内,该温度传感器系统的温度误差小于2°C,功耗为0.75m W。 展开更多
关键词 温度传感器 感温电路 逐次逼近型数模转换
下载PDF
应用于AMOLED显示驱动的低纹波电荷泵设计 被引量:2
7
作者 付秀兰 庞遵林 贾晨 《中国集成电路》 2015年第7期37-40,48,共5页
基于0.162μm高低压混合CMOS工艺,实现了一种低纹波的升压型电荷泵。文中从系统的角度,阐述了适用于OLED显示驱动芯片的电荷泵的架构,详细介绍了第一级倍压电荷泵电路。该电路采用对称结构的泵电路实现低纹波,并通过反馈电路实现输出电... 基于0.162μm高低压混合CMOS工艺,实现了一种低纹波的升压型电荷泵。文中从系统的角度,阐述了适用于OLED显示驱动芯片的电荷泵的架构,详细介绍了第一级倍压电荷泵电路。该电路采用对称结构的泵电路实现低纹波,并通过反馈电路实现输出电压的稳定。仿真结果表明,当输入电压为3.4V,负载电流为在25 mA时,纹波电压仅有40mV,电源效率可以达到90%。 展开更多
关键词 电荷泵 低纹波 恒压输出
下载PDF
应用于升压电荷泵的自适应衬偏电路 被引量:1
8
作者 付秀兰 高艳丽 庞遵林 《中国集成电路》 2016年第4期18-22,共5页
本文设计了一种应用于升压电荷泵的自适应衬偏电路,主要解决电荷泵开关管的电气性能的可靠性问题。该电路主要采用迟滞比较器和触发器相结合的结构,保证PMOS开关管的衬底电位始终和源极、漏极中较高电压保持一致。仿真结果表明,在二倍... 本文设计了一种应用于升压电荷泵的自适应衬偏电路,主要解决电荷泵开关管的电气性能的可靠性问题。该电路主要采用迟滞比较器和触发器相结合的结构,保证PMOS开关管的衬底电位始终和源极、漏极中较高电压保持一致。仿真结果表明,在二倍压电荷泵上应用此衬偏电路,衬底电压始终保持在对应开关管的最佳电位,漏电流可以降低90%,电荷泵的工作效率可以提高4%。 展开更多
关键词 电荷泵 衬底电位 体效应 比较器
下载PDF
基于DDS技术的多通道波形产生的设计与验证
9
作者 宋何娟 马强 庞遵林 《中国集成电路》 2015年第6期35-38,共4页
本文采用自顶向下的Top-Down设计方法,详细描述了基于DDS技术的多通道波形产生的设计与验证,并给出了验证过程中收集的功能覆盖率和仿真波形,此多通道波形产生IP核已成功应用于数字阵列雷达,具有实际的工程意义。
关键词 波形产生 直接数字频率合成 Top-Down设计方法
下载PDF
多电源电压SoC芯片ESD保护设计 被引量:1
10
作者 李文嘉 贾晨 +1 位作者 付秀兰 庞遵林 《电脑知识与技术》 2016年第2期221-223,共3页
ESD是集成电路设计中最重要的可靠性问题之一。显示驱动芯片是一款复杂的So C芯片,具有多电源电压、数模混合、面积大等特点,因此ESD设计具有很大的难度。该文根据芯片的特点,分析了ESD设计难点,在基本ESD电路的基础上,以电源钳位电路... ESD是集成电路设计中最重要的可靠性问题之一。显示驱动芯片是一款复杂的So C芯片,具有多电源电压、数模混合、面积大等特点,因此ESD设计具有很大的难度。该文根据芯片的特点,分析了ESD设计难点,在基本ESD电路的基础上,以电源钳位电路和轨到轨电路组成的电源ESD保护网络为介绍重点,给出了全芯片ESD保护设计方案。 展开更多
关键词 静电放电 全芯片ESD设计 多电源电压 SOC
下载PDF
一种应用于OLED显示驱动芯片的电源自适应电荷泵设计
11
作者 权磊 付秀兰 +1 位作者 庞遵林 贾晨 《电脑知识与技术》 2016年第2X期236-238,共3页
本文基于0.162um CMOS高压工艺,设计了一款通过检测电源电压,自动选择倍压系数的电荷泵电路。文中详细介绍了电源检测,模式选择原理以及泵电路的1.5倍/1.67倍/2倍/2.5倍/3倍五种倍压模式。泵电路采用了双边对称结构,有效降低了输出纹波... 本文基于0.162um CMOS高压工艺,设计了一款通过检测电源电压,自动选择倍压系数的电荷泵电路。文中详细介绍了电源检测,模式选择原理以及泵电路的1.5倍/1.67倍/2倍/2.5倍/3倍五种倍压模式。泵电路采用了双边对称结构,有效降低了输出纹波。通过仿真,验证了电源不同电压域,倍压系数及输出电压的正确性;在25KHz工作频率,负载20m A时,基于双边对称工作的电源4.5V/1.5倍,3.7V/2倍与2.5V/3倍压模式,输出纹波均小于13m V。 展开更多
关键词 电荷泵 电源自适应 低纹波
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部