-
题名基于eFPGA的可重构片上系统研究
- 1
-
-
作者
康礼煜
贾一平
高丽江
杨海钢
-
机构
中国科学院空天信息创新研究院
中国科学院大学
北京中科胜芯科技有限公司
山东产研集成电路产业研究院
-
出处
《电子设计工程》
2023年第22期1-5,共5页
-
基金
国家自然科学基金资助项目(61876172)。
-
文摘
嵌入式现场可编程门阵列(eFPGA)由于具有可反复编程的特性,被广泛应用于场景复杂的片上系统中。文中设计了一款基于eFPGA的可重构系统,针对重构速度以及码流传输的能耗问题,通过优化配置控制电路和采用码流压缩传输的方法,使系统更加灵活的同时降低了能耗。在软硬件协同实验中,eFPGA比E203实现AES的速度提高了3279倍,比Cortex-A9提高了2247倍,且该系统重构只需要1630个周期。在TSMC 28 nm条件下进行综合,结果表明,该系统频率可达到200 MHz以上,并利用PTPX对其进行功耗分析,结果表明,该系统在配置过程中最多可节省82.1%的能耗。
-
关键词
可重构系统
嵌入式现场可编程门阵列
片上系统
压缩
-
Keywords
reconfigurable system
embedded FPGA
System-on-Chip
compression
-
分类号
TN492
[电子电信—微电子学与固体电子学]
-