期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
提高SoC系统级仿真效率的研究
1
作者 张修钦 罗军 +1 位作者 郭涛 王成伟 《集成电路应用》 2018年第6期15-17,共3页
分析了业界常用的SoC(System on Chip)系统级验证方法,并阐述了提高SoC系统级仿真效率的三种方法。一是通过VIP(Verification Intellectual Property)代替CPU(Central Processing Unit)来加速仿真,二是通过空逻辑来代替相关模块实际代... 分析了业界常用的SoC(System on Chip)系统级验证方法,并阐述了提高SoC系统级仿真效率的三种方法。一是通过VIP(Verification Intellectual Property)代替CPU(Central Processing Unit)来加速仿真,二是通过空逻辑来代替相关模块实际代码来加速仿真,三是通过仿真工具(VCS)自带的功能来加速仿真。 展开更多
关键词 集成电路设计 SOC验证 仿真加速 VCS
下载PDF
一种基于SoC的低功耗设计 被引量:5
2
作者 郭涛 张修钦 +2 位作者 罗军 张晓晨 杨斌 《集成电路应用》 2018年第7期22-24,共3页
随着集成电路设计规模的增大和设计复杂度的提高,功耗成为片上系统(SoC,System on Chip)设计中的关键指标之一。通过综述并讨论SoC系统的不同工作模式,提出了一种低功耗设计策略,通过对逻辑电路和存储器进行电源管理,能够有效地降低SoC... 随着集成电路设计规模的增大和设计复杂度的提高,功耗成为片上系统(SoC,System on Chip)设计中的关键指标之一。通过综述并讨论SoC系统的不同工作模式,提出了一种低功耗设计策略,通过对逻辑电路和存储器进行电源管理,能够有效地降低SoC芯片的运行功耗。 展开更多
关键词 集成电路设计 SOC 低功耗 电源管理
下载PDF
SOC系统级验证平台的研究 被引量:4
3
作者 郭涛 张修钦 +2 位作者 左丰国 罗军 张晓晨 《中国集成电路》 2018年第8期39-42,47,共5页
随着集成电路设计规模的增大和设计复杂度的提高,片上系统(SOC,Syst em-On-Chip)的验证问题已经成为缩短芯片开发周期的瓶颈。本文综述并讨论SOC系统级验证平台的搭建方法,使搭建的验证平台具有灵活、可重用、可配置等优点。
关键词 SOC 验证平台 功能验证
下载PDF
一种基于脚本语言的DDR控制器的验证方法
4
作者 罗军 郭涛 +1 位作者 张修钦 王玉冰 《集成电路应用》 2018年第6期21-22,共2页
DDR存储器是目前存储器市场的主流存储器,大量的嵌入式系统或手持设备也纷纷采用DDR内存来提高性能与降低成本,随着越来越多的SoC系统芯片中集成DDR接口模块,对于DDR控制器的验证工作显得越来越重要。针对现有DDR控制器验证技术中存在... DDR存储器是目前存储器市场的主流存储器,大量的嵌入式系统或手持设备也纷纷采用DDR内存来提高性能与降低成本,随着越来越多的SoC系统芯片中集成DDR接口模块,对于DDR控制器的验证工作显得越来越重要。针对现有DDR控制器验证技术中存在的问题,笔者设计了一种用于DDR控制器的验证方法,灵活性高与可复用性强,有效提高了芯片开发的效率,增加了芯片开发过程的可控性。 展开更多
关键词 集成电路设计 DDR控制器 脚本语言 验证方法
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部