期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
FDP FPGA芯片的设计实现(英文) 被引量:1
1
作者 陈利光 王亚斌 +11 位作者 吴芳 来金梅 童家榕 张火文 屠睿 王建 王元 申秋实 余慧 黄均鼐 卢海舟 潘光华 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2008年第4期713-718,共6页
研究了新型的FDP FPGA电路结构及其设计实现.新颖的基于3输入查找表的可编程单元结构,与传统的基于4输入查找表相比,可以提高约11%的逻辑利用率;独特的层次化的分段可编程互联结构以及高效的开关盒设计,使得不同的互联资源可以快速直接... 研究了新型的FDP FPGA电路结构及其设计实现.新颖的基于3输入查找表的可编程单元结构,与传统的基于4输入查找表相比,可以提高约11%的逻辑利用率;独特的层次化的分段可编程互联结构以及高效的开关盒设计,使得不同的互联资源可以快速直接相连,大大提高了可编程布线资源效率.FDP芯片包括1600个可编程逻辑单元、160个可用IO、内嵌16k双开块RAM,采用SMIC 0.18μm CMOS工艺全定制方法设计并流片,其裸芯片面积为6.104mm×6.620mm.最终芯片软硬件测试结果表明:芯片各种可编程资源可以高效地配合其软件正确实现用户电路功能. 展开更多
关键词 FPGA 可编程逻辑块 可编程互联资源 开关盒
下载PDF
MUX-buffer开关互连结构的FPGA芯片I/O互连设计
2
作者 张火文 黄均鼐 +2 位作者 李楠 郑国祥 曾韡 《固体电子学研究与进展》 CAS CSCD 北大核心 2009年第1期93-98,共6页
硬件结构及电子设计的质量是决定FPGA性能的两个重要因素。针对这两个方面,提出了一种通用的FP-GA芯片I/O互连结构,利用"回线"的终端互补原理对各种互连线的悬空终端进行连接。根据所提出的I/O互连结构的特点,在较少编程点的... 硬件结构及电子设计的质量是决定FPGA性能的两个重要因素。针对这两个方面,提出了一种通用的FP-GA芯片I/O互连结构,利用"回线"的终端互补原理对各种互连线的悬空终端进行连接。根据所提出的I/O互连结构的特点,在较少编程点的前提下,减少传输管级联个数,对多路选择器和缓冲器进行优化,提出了一种节省芯片面积且速度较快的基于MUX-Buffer结构的布线开关。该结构已在FPGA芯片中实现,对I/O互连的仿真及测试结果表明,所提出的结构及电路实现具有很好的延时可预测性,与常规MUX结构相比,面积-延时乘积降低了10%左右。 展开更多
关键词 现场可编程门阵列 输入/输出互连 回线 布线开关 延时可预测性
下载PDF
Design and implementation of a delay-optimized universal programmable routing circuit for FPGAs
3
作者 吴方 张火文 +4 位作者 来金梅 王元 陈利光 段磊 童家榕 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2009年第6期132-137,共6页
This paper presents a universal field programmable gate array(FPGA) programmable routing circuit,focusing primarily on a delay optimization.Under the precondition of the routing resource's flexibility and routabili... This paper presents a universal field programmable gate array(FPGA) programmable routing circuit,focusing primarily on a delay optimization.Under the precondition of the routing resource's flexibility and routability,the number of programmable interconnect points(PIP) is reduced,and a multiplexer(MUX) plus a BUFFER structure is adopted as the programmable switch.Also,the method of offset lines and the method of complementary hanged end-lines are applied to the TILE routing circuit and the I/O routing circuit,respectively.All of the above features ensure that the whole FPGA chip is highly repeatable,and the signal delay is uniform and predictable over the total chip.Meanwhile,the BUFFER driver is optimized to decrease the signal delay by up to 5%.The proposed routing circuit is applied to the Fudan programmable device(FDP) FPGA,which has been taped out with an SMIC 0.18-μm logic 1P6M process.The test result shows that the programmable routing resource works correctly,and the signal delay over the chip is highly uniform and predictable. 展开更多
关键词 FPGA programmable routing resource DELAY MUX BUFFER
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部