-
题名一种基于线性增强TDC的ADPLL设计
被引量:2
- 1
-
-
作者
徐洪闪
甘武兵
甄少伟
尤帅
张波
-
机构
电子科技大学电子薄膜与集成器件国家重点实验室
-
出处
《微电子学》
CAS
CSCD
北大核心
2015年第4期507-511,共5页
-
基金
博士点专项科研基金资助项目(20120185110005)
-
文摘
锁相环作为片内高速时钟的提供者,在现代电路中至关重要。提出了一种全数字锁相环的设计方案,输出频率为250 MHz,锁定时间为2μs,峰峰抖动为76ps,与传统锁相环相比,具有面积小、功耗低、可移植性好、抗干扰能力强等优点。时间数字转换器(TDC)是全数字锁相环的重要组成部分,采用线性增强算法后,与现有TDC相比,具有动态范围大、分辨率高等特点,且大大减小了积分非线性。
-
关键词
鉴相器
线性增强算法
时间数字转换器
数字滤波器
数控振荡器
-
Keywords
PFD
Linear enhancement algorithm
TDC
DLF
DCO
-
分类号
TN432
[电子电信—微电子学与固体电子学]
-