期刊文献+
共找到8篇文章
< 1 >
每页显示 20 50 100
徐鸣远 绘画艺术
1
作者 徐鸣远 《金融世界》 2013年第3期111-111,共1页
徐鸣远.中国美术家协会会员。中国老子书画院院长.中国现代国画研究院副院长.中国艺术研究院杜滋龄工作室画家.国韵文华书画院艺委会委员。
关键词 中国艺术研究院 协会会员 中国现代 书画院 副院长 美术家 工作室
原文传递
一种用于高速高精度A/D转换器的时钟稳定电路 被引量:2
2
作者 徐鸣远 沈晓峰 朱璨 《微电子学》 CAS CSCD 北大核心 2010年第3期309-312,316,共5页
设计了一种完全满足高速高精度流水线A/D转换器的时钟稳定电路。通过在延迟环路中加入启动电路,使环路能在小于300 ns内快速锁定占空比,锁定精度为50%±1%。拥有20%-80%的占空比输入,且能很好地抑制外部时钟抖动,时钟抖动小于100 f... 设计了一种完全满足高速高精度流水线A/D转换器的时钟稳定电路。通过在延迟环路中加入启动电路,使环路能在小于300 ns内快速锁定占空比,锁定精度为50%±1%。拥有20%-80%的占空比输入,且能很好地抑制外部时钟抖动,时钟抖动小于100 fs。电路采用0.35μm工艺制作,芯片面积为0.5 mm×0.3 mm,在3.3 V电源电压下,功耗小于78 mW。 展开更多
关键词 A/D转换器 电荷泵 时钟稳定电路
下载PDF
一种用于半并行A/D转换器的比较器设计 被引量:1
3
作者 徐鸣远 周述涛 +1 位作者 朱璨 沈晓峰 《微电子学》 CAS CSCD 北大核心 2010年第2期199-203,共5页
简要介绍了半并行结构的A/D转换器原理。针对该结构的A/D转换器,提出了一种能自动校零、迟滞、全差分输入及多级前置放大的比较器。解决了输入失调电压、噪声环境下单转换、电荷注入、带宽、转换速度等问题。给出了应用该比较器的0.6μm... 简要介绍了半并行结构的A/D转换器原理。针对该结构的A/D转换器,提出了一种能自动校零、迟滞、全差分输入及多级前置放大的比较器。解决了输入失调电压、噪声环境下单转换、电荷注入、带宽、转换速度等问题。给出了应用该比较器的0.6μm CMOS半并行A/D转换器的性能。结果表明,设计的比较器能使丰并行ADC的DNL和INL小于±0.5 LSB,SNR大于48dB。 展开更多
关键词 半并行 A/D转换器 自动校零 迟滞比较器
下载PDF
一种低延迟折叠插值12位1.5 GS/s ADC
4
作者 徐鸣远 付东兵 +3 位作者 朱璨 张磊 王妍 李梁 《微电子学》 CAS 北大核心 2022年第4期597-602,共6页
基于4级级联折叠插值架构,提出了一种12位ADC。电路采用0.18μm SiGe BiCMOS工艺设计。单核达到1.5 GS/s的转换速度,接口输出为2-lane LVDS,延迟时间小于7 ns。前端采样保持电路和折叠插值量化器采用纯双极设计,在不修调的情况下可达到1... 基于4级级联折叠插值架构,提出了一种12位ADC。电路采用0.18μm SiGe BiCMOS工艺设计。单核达到1.5 GS/s的转换速度,接口输出为2-lane LVDS,延迟时间小于7 ns。前端采样保持电路和折叠插值量化器采用纯双极设计,在不修调的情况下可达到12位量化精度。最后,给出版图设计要点和测试结果。 展开更多
关键词 模数转换器 折叠插值 低延迟
下载PDF
非规整报警的相关性分析方法 被引量:2
5
作者 李元 章展鹏 +2 位作者 徐鸣远 陈丙珍 赵劲松 《化工学报》 EI CAS CSCD 北大核心 2015年第8期3153-3160,共8页
报警管理在化工过程安全中具有重要地位,而报警相关性挖掘是报警管理的重要组成部分。在传统的基于凝聚层次聚类的报警相关性挖掘方法基础上,提出非规整报警相关性计算方法,弥补了传统方法难以处理延迟时间变化与非对称情况的不足。同... 报警管理在化工过程安全中具有重要地位,而报警相关性挖掘是报警管理的重要组成部分。在传统的基于凝聚层次聚类的报警相关性挖掘方法基础上,提出非规整报警相关性计算方法,弥补了传统方法难以处理延迟时间变化与非对称情况的不足。同时以概率形式表示相关性大小,使不同位点之间的相关性计算结果具有可比性。经过仿真案例与工厂真实生产案例测试,该方法能够有效挖掘过程中出现的报警相关性,进而指导报警系统合理化。 展开更多
关键词 算法 过程控制 优化 报警管理 相关性分析
下载PDF
一种用于高速14位A/D转换器的采样/保持电路 被引量:1
6
作者 周述涛 肖坤光 +2 位作者 王育新 徐鸣远 朱粲 《微电子学》 CAS CSCD 北大核心 2009年第3期293-296,共4页
介绍了一种采用0.35μm CMOS工艺的开关电容结构采样/保持电路。电路采用差分单位增益结构,通过时序控制,降低了沟道注入电荷的影响;采用折叠共源共栅增益增强结构放大器,获得了要求的增益和带宽。经过电路模拟仿真,采样/保持电路在80M... 介绍了一种采用0.35μm CMOS工艺的开关电容结构采样/保持电路。电路采用差分单位增益结构,通过时序控制,降低了沟道注入电荷的影响;采用折叠共源共栅增益增强结构放大器,获得了要求的增益和带宽。经过电路模拟仿真,采样/保持电路在80MSPS、输入信号(Vpp)为2V、电源电压3V时,最大谐波失真为-90dB。该电路应用于一款80MSPS14位流水线结构A/D转换器。测试结果显示:A/D转换器的DNL为0.8/-0.9LSB,INL为3.1/-3.7LSB,SNR为70.2dB,SFDR为89.3dB。 展开更多
关键词 A/D转换器 采样/保持电路 开关电容电路 CMOS工艺
下载PDF
一种基于二阶Σ-Δ调制的D类放大器的设计 被引量:1
7
作者 沈晓峰 朱璨 +1 位作者 徐鸣远 张正平 《微电子学》 CAS CSCD 北大核心 2010年第3期321-324,共4页
D类放大器具有高效率、低功耗的优点,因此在便携式设备中得到广泛应用。然而,传统的D类放大器一般都是开环结构,其非线性和低电源抑制比已成为不可避免的问题。在传统结构的基础上引入Σ-Δ调制技术,可有效改善非线性和低电源抑制比。... D类放大器具有高效率、低功耗的优点,因此在便携式设备中得到广泛应用。然而,传统的D类放大器一般都是开环结构,其非线性和低电源抑制比已成为不可避免的问题。在传统结构的基础上引入Σ-Δ调制技术,可有效改善非线性和低电源抑制比。文章对传统结构和基于Σ-Δ调制的结构进行比较,在一阶Σ-Δ调制的基础上,引入一种新颖的2阶Σ-Δ调制技术,最后制定了详细的系统设计方法,采用Charter 0.35μm工艺进行仿真。仿真结果验证了设计的有效性。 展开更多
关键词 D类放大器 功率放大器 Σ-Δ调制
下载PDF
一种基于差动放大器的超高速脉宽调整电路
8
作者 朱璨 徐鸣远 +1 位作者 沈晓峰 冯雯雯 《微电子学》 CAS CSCD 北大核心 2010年第2期270-273,282,共5页
设计了一种用于超高速A/D转换器的脉宽调整电路。以基准输出电压为参照,利用差动放大器输出控制时钟输出占空比,最高可工作在1.7 GHz时钟频率下,锁定精度为50%±1%;拥有20%~80%占空比输入,且能很好地抑制时钟抖动。电路采用0.18μ... 设计了一种用于超高速A/D转换器的脉宽调整电路。以基准输出电压为参照,利用差动放大器输出控制时钟输出占空比,最高可工作在1.7 GHz时钟频率下,锁定精度为50%±1%;拥有20%~80%占空比输入,且能很好地抑制时钟抖动。电路采用0.18μm工艺制作,芯片面积为0.3 mm×0.1 mm,在1.9 V电源电压下,功耗小于40 mW。 展开更多
关键词 差动放大器 脉宽调整电路 时钟稳定电路
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部