期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
一种基于FPGA+ADS130E08多路同步数据采集系统设计 被引量:1
1
作者 张文俊 汪相坤 +2 位作者 成印沙 王洪亮 李绪勇 《山东工业技术》 2015年第19期110-110,共1页
随着电网系统的持续发展,电力自动化系统逐渐的对配电侧电压等级的综保测控装置提出了AD数据的高精度、动作可靠要求。本设计方案在CPU(8313)和ADS130E08之间设计了一个利用可编程逻辑器件FPGA自带的核心模块实现的一个模块和FIFO缓冲区... 随着电网系统的持续发展,电力自动化系统逐渐的对配电侧电压等级的综保测控装置提出了AD数据的高精度、动作可靠要求。本设计方案在CPU(8313)和ADS130E08之间设计了一个利用可编程逻辑器件FPGA自带的核心模块实现的一个模块和FIFO缓冲区,接收后的数据存入FIFO缓冲区,这样的目的是解决主频300MHz以上高速CPU与低速外设的矛盾。 展开更多
关键词 FPGA ADSL 30E08 模数转换器模块 FIFO
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部