期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于FPGA和高速数模转换器的脉冲成形 被引量:2
1
作者 李殿为 马永奎 《电子器件》 CAS 2009年第3期661-665,共5页
为了解决高速成形波滤器对硬件要求高和数模转换时信号同步困难的问题,使用了查表法和具有1200Msample/s的AD973X系列芯片。分析了查表法的原理、结构和用FPGA实现时的信号同步、管脚分配问题,给出了仿真波形图。详细介绍了AD973X系列... 为了解决高速成形波滤器对硬件要求高和数模转换时信号同步困难的问题,使用了查表法和具有1200Msample/s的AD973X系列芯片。分析了查表法的原理、结构和用FPGA实现时的信号同步、管脚分配问题,给出了仿真波形图。详细介绍了AD973X系列芯片的结构。仿真结果表明,查表法结构简单、性能良好,可以实现66MHz信号的脉冲成形。AD973X的时钟系统以及SPI寄存器和两个控制器有利于提高它在信号同步、克服时钟抖动等方面的性能。 展开更多
关键词 高速信号处理 脉冲成形 信号同步 查表法 高速DAC AD973X
下载PDF
基于CPLD的清分机纸币图像采集系统 被引量:2
2
作者 黄天耀 李殿为 +1 位作者 秦四海 吴锐 《国外电子元器件》 2008年第11期61-64,共4页
介绍了基于CPLD的清分机纸币图像采集控制系统。采用接触式传感器(CIS)SV233A4W对高速运行的钞票进行图像采样,并将采样数据缓存到CPLD内部RAM中,为后续的DSP等图像处理模块提供数据。该系统扩展性强,只需修改内部相关程序就可满足不同... 介绍了基于CPLD的清分机纸币图像采集控制系统。采用接触式传感器(CIS)SV233A4W对高速运行的钞票进行图像采样,并将采样数据缓存到CPLD内部RAM中,为后续的DSP等图像处理模块提供数据。该系统扩展性强,只需修改内部相关程序就可满足不同应用要求,并可移植到其他图像采集系统。 展开更多
关键词 货币 传感器 时序控制 模数转换器/金融机 纸币清分机 可编程逻辑器件
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部