期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于FPGA的μC/OS-Ⅱ任务管理硬件设计 被引量:5
1
作者 李岩 崔晓英 +3 位作者 李贤尧 赵宏杰 程平 张礼勇 《电子技术应用》 北大核心 2010年第2期25-29,共5页
针对实时操作系统的开销导致应用程序可执行性降低的问题,提出了基于FPGA的硬件实时操作系统设计方案,并实现了μC/OS-II任务管理模块的硬件化。通过设计基于片内寄存器的TCB及基于组合电路的任务调度器,充分发挥了多任务潜在的并行性... 针对实时操作系统的开销导致应用程序可执行性降低的问题,提出了基于FPGA的硬件实时操作系统设计方案,并实现了μC/OS-II任务管理模块的硬件化。通过设计基于片内寄存器的TCB及基于组合电路的任务调度器,充分发挥了多任务潜在的并行性。整个设计采用VHDL硬件描述语言,通过ISE8.2软件进行时序仿真验证,并使用Xilinx公司的Virtex-II Pro FPGA板实现。 展开更多
关键词 硬件实时操作系统 FPGA 任务管理 VHDL
下载PDF
μC/OS-Ⅱ任务管理的硬件实现 被引量:2
2
作者 李岩 崔晓英 +2 位作者 李贤尧 赵宏杰 程平 《计算机应用》 CSCD 北大核心 2010年第5期1386-1389,共4页
针对实时操作系统的开销导致应用程序可执行性降低的问题,提出了基于FPGA的硬件实时操作系统设计方案,实现了μC/OS-Ⅱ任务管理模块的硬件化。采用FPGA片内寄存器实现等待任务列表,并设计了相应的硬件电路访问该表,节省了系统由于频繁... 针对实时操作系统的开销导致应用程序可执行性降低的问题,提出了基于FPGA的硬件实时操作系统设计方案,实现了μC/OS-Ⅱ任务管理模块的硬件化。采用FPGA片内寄存器实现等待任务列表,并设计了相应的硬件电路访问该表,节省了系统由于频繁访存而浪费的时间。通过设计基于片内寄存器的TCB及基于组合电路的任务调度器,充分发挥了多任务潜在的并行性。整个设计采用VHDL,通过ISE8.2软件时序仿真验证。仿真结果表明,利用硬件实现减少了任务运行时间,使其在一些实时性要求较高的场合得到应用成为可能。 展开更多
关键词 硬件实时操作系统 现场可编程门阵列 任务管理 超高速集成电路硬件描述语言 并行性
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部